vivado图形化设计篇

一.看懂波形

vivado图形化设计篇_第1张图片

二.由波形可得真值表 

 

 三.可得逻辑表达式

                                                        Y=A(B+C) 

 

四. 逻辑框图

vivado图形化设计篇_第2张图片

五.vivado图形化设计

        (1)创建文件

                1.create block desige

                2.文件命名,设置文件放置地址

vivado图形化设计篇_第3张图片

        (2) 添加IP核

                1.打开desige,右键;

                 2.选择add ip

vivado图形化设计篇_第4张图片

        (3)选择逻辑门IP核

vivado图形化设计篇_第5张图片

 

        (4)选择IP核功能

                 1.点击IP核,双击左键;

                  2.选择位宽大小,C_SIZE

                 3.选择要的逻辑,点击OK

vivado图形化设计篇_第6张图片

 

        (5)多生成一个逻辑门方法 

                1.简单的复制粘贴或者重新步骤2,3;

         (6)端口命名

                1.双击端口;

                2.选择create port

vivado图形化设计篇_第7张图片

vivado图形化设计篇_第8张图片

 

           (7)连接线路 

 

vivado图形化设计篇_第9张图片

 

         六.编译

       (1) 生成图形化设计

                1.synthesis option 综合选项:一般选择第1或者第2种,具体后面会详细说明

                2.run settings:这个设置的数字根据处理器核数有关,选择越大越快

                3.generate

vivado图形化设计篇_第10张图片

       

         七.下一篇介绍内容

                 (1)综合

                (2)前仿真

                (3)波形分析

你可能感兴趣的:(fpga开发)