苹果频率测试软件gen,【技术干货】进行精准的PCIe 4.0时钟抖动测量

原标题:【技术干货】进行精准的PCIe 4.0时钟抖动测量

苹果频率测试软件gen,【技术干货】进行精准的PCIe 4.0时钟抖动测量_第1张图片

随着数据传输速率的提升,相关标准也变得越加严苛。PCI-Express标准亦呈现了此趋势,从PCIe Gen3.1的抖动要求为1.0ps RMS开始,到PCIe Gen4.0时,其抖动要求已降为0.5ps RMS。因此,Silicon Labs(亦称芯科科技)最新推出的Si522xx系列频率产生器和Si532xx缓冲器旨在满足并超越PCIe Gen 4.0标准要求,以协助开发人员设计出市场前沿的产品,占得先机。

本篇技术应用文章主要讨论在时域中量测PCIe Gen 4.0时所发生的问题及因应之道。遵循应用说明中建议的方法执行将可获得准确的时域结果。本应用的原理可应用于大多数频率式时序解决方案的时域抖动量测,包括PCIe Gen1/2/3量测。

时钟抖动测量三大关键点:

Silicon Labs PCIe 频率抖动工具是一款易于使用的 PCIe 抖动量测软件。

在进行以时间为基础的抖动量测时,即使是最好的示波器也会产生一些噪声。

您可使用以相位噪声为基础的量测来对时域抖动量测进行相关校正。

简介

相较于先前的Gen 3.1所要求的1.0 ps rms,PCIe Gen 4.0对于时间抖动的要求是更具挑战性的0.5 ps rms。这种严格的抖动要求需同时提升PCIe频率源效能并减少测试设备的抖动量。您可能无法改善测试设备,而在这种情况下,即须确定示波器的抖动,然后从数学方法上着手,进而产生校正和准确的待测装置(DUT)量测值。截至撰写本文时,即使是最佳质量的示波器也会为量测结果加入过多的抖动。因此,本应用说明中将介绍第二种方法,即确定示波器抖动并从量测结果中扣除,以尽可能得到准确值。

由于量测过程中存在必须扣除的输入放大器噪声及A/D频率量化噪声,所以示波器将会引入噪声误差。必须牢记的是,量化噪声会受到输入压摆率的影响,需依每个输入压摆率来分析示波器噪声的特性,例如在分析具有不同效能的DUT时。此外,还须完全优化示波器设定。最后,硬件也必须完全优化,其包括印刷电路板、布局、终端方法、电缆长度比对和电源噪声滤波等。

我们所建议的最佳方法,首先是使用相位噪声分析仪PNA来量测DUT。在范例中,我们将使用Keysight E5052。由于PNA不会锁定具有大型调变的讯号,因此必须关闭DUT展频功能。然后透过高速/低噪声数字储存示波器(DSO)量测DUT时域抖动。在范例中,我们将使用Agilent DSA90804,同时亦关闭展频。从这些结果中,再使用减去方形的路径计算出示波器

你可能感兴趣的:(苹果频率测试软件gen)