makefile编写

(1)基本的makefile

 

准备三个文件:main.c, son.c, son.h

(1) son.h:

#ifndef SON_H #define SON_H #ifdef __cplusplus extern "C"{ #endif void print(); #ifdef __cplusplus } #endif #endif 

(2) son.c:

#include <stdio.h> #include "son.h" void print(){ printf("print.../n"); } 

(3) main.c:

#include "son.h" int main(){ print(); return 0; } 

新建Makefile文件。(文件和Makefile在同一目录)

 

test:main.o son.o gcc main.o son.o -o test son.o:son.c son.h gcc -c son.c -o son.o main.o:main.c son.h gcc -c main.c -o main.o clean: rm -rf *.o 

写好Makefile文件,在命令行中直接键入make命令,就会执行Makefile中的内容了。

 

 

一个 makefile 主要含有一系列的规则,如下:

A: B

(tab)<command>

(tab)<command>

每个命令行前都必须有tab符号。

 

上面的makefile文件目的就是要编译一个test的可执行文件。让我们一句一句来解释:

       test : main.o son.o:             test依赖main.o son.o两个目标文件。

       gcc main.o son.o -o test:       编译出test可执行文件。-o表示你指定的目标文件名。

 

       main.o : main.c:     main.o依赖main.c文件。

       gcc -c main.c -o main.o:         编译出main.o文件。-c表示gcc 只把给它的文件编译成目标文件, 用源码文件的文件名命名但把其后缀由“.c”或“.cc”变成“.o”。在这句中,可以省略-o main.o,编译器默认生成main.o文件,这就是-c的作用。

 

son.o : son.c son.h

gcc -c son.c -o son.o

这两句和上两句相同。

 

       clean:

              rm -rf *.o test

当用户键入make clean命令时,会删除*.o 和test文件。

 

如果要编译cpp文件,只要把gcc改成g++就行了。

 

(2)使用变量

 

 

CC = gcc OBJS = main.o son.o CFLAGS = -Wall -o -g test:$(OBJS) $(CC) $(OBJS) -o test son.o:son.c son.h $(CC) $(CFLAGS) -c son.c -o son.o main.o:main.c son.h $(CC) $(CFLAGS) -c main.c -o main.o clean: rm -rf *.o 

要设定一个变量,你只要在一行的开始写下这个变量的名字,后 面跟一个 = 号,后面跟你要设定的这个变量的值。以后你要引用 这个变量,写一个 $ 符号,后面是围在括号里的变量名。

 

 

CFLAGS = -Wall -O –g,解释一下。这是配置编译器设置,并把它赋值给CFFLAGS变量。

-Wall:          输出所有的警告信息。

-O:              在编译时进行优化。

-g:               表示编译debug版本。

 

这样写的Makefile文件比较简单,但很容易就会发现缺点,那就是要列出所有的c文件。如果你添加一个c文件,那就需要修改Makefile文件,这在项目开发中还是比较麻烦的。

 

 

(3)使用函数

 

CC = gcc XX = g++ CFLAGS = -Wall -O -g TARGET = ./test SOURCES = $(wildcard *.c *.cpp) OBJS = $(patsubst %.c,%.o,$(patsubst %.cpp,%.o,$(SOURCES))) %.o: %.c $(CC) $(CFLAGS) -c $< -o $@ %.o:%.cpp $(XX) $(CFLAGS) -c $< -o $@ $(TARGET) : $(OBJS) $(CC) $(OBJS) -o $(TARGET) chmod a+x $(TARGET) clean: rm -rf *.o test 

 

函数调用,很像变量的使用,也是以“$”来标识的,其语法如下:   

$(<function> <arguments>)  

或是  

${<function> <arguments>}  

这里,<function>就是函数名,make支持的函数不多。<arguments>是函数的参数,参数间以逗号“,”分隔,而函数名和参数之间以“空格”分隔。函数调用以“$”开头,以圆括号或花括号把函数名和参数括起。

 

函数1:wildcard

       产生一个所有以 '.c' 结尾的文件的列表。

       SOURCES = $(wildcard *.c *.cpp)表示产生一个所有以 .c,.cpp结尾的文件的列表,然后存入变量 SOURCES 里。

 

函数2:patsubst

       匹配替换,有三个参数。第一个是一个需要匹配的式样,第二个表示用什么来替换它,第三个是一个需要被处理的由空格分隔的列表。

OBJS = $(patsubst %.c,%.o,$(patsubst %.cc,%.o,$(SOURCES)))表示把文件列表中所有的.c,.cpp字符变成.o,形成一个新的文件列表,然后存入OBJS变量中。

 

%.o: %.c

       $(CC) $(CFLAGS) -c $< -o $@

%.o:%.cpp

       $(XX) $(CFLAGS) -c $< -o $@

       这几句命令表示把所有的.c,.cpp编译成.o文件。

       这里有三个比较有用的内部变量。$@ 扩展成当前规则的目的文件名, $< 扩展成依靠       列表中的第一个依靠文件,而 $^ 扩展成整个依靠的列表(除掉了里面所有重 复的文件名)。

 

       chmod a+x $(TARGET)表示把test强制变成可执行文件。

你可能感兴趣的:(makefile编写)