FPGA的速度等级(speed grade)

  1.  对于Xilinx的 CPLDs来说,值越小,速度越高;

  2.  对于Xilinx FPGAs 来说,值越大,速度越高。

       Each speed grade increment is ~15% faster than the one before it. So a -5 is 10% faster than a -4 speed grade.

      For example, Virtex-4 speed grades are -10 (slowest), -11, and -12 (fatest);
      Virtex-5 spede grades are -1 (slowest), -2, and -3 (fastest)
 
         器件的速度等级

  关于器件速度等级的选型,一个基本的原则是:在满足应用需求的情况下,尽量选用速度等级低的器件。该选型原则有如下好处:

  (1)由于传输线效应,速度等级高的器件更容易产生信号反射,设计要在信号的完整性上花更多的精力;

       (2)速度等级高的器件一般用得比较少,价格经常是成倍增加,而且高速器件的供货渠道一般比较少,器件的订货周期一般都比较长,经常会延误产品的研发周期,降低产品的上市率。

你可能感兴趣的:(FPGA的速度等级(speed grade))