DM6437外设详细介绍 五

 

16. PWM - Pulse Width Modulator

      DM6437提供3个PWM设备。其相关寄存器地址映射287。

17. VLYNQ

       VLINQ是由Ti公司研制的一种宽带接口,可使用在WLAN、modems, VOIP处理器以及音频视频媒体处理器上。是一种全双工串行通信接口,将外部扩展物理设备连接到内部总线中。当这些外部设备连接到内部总线时,就会被映射到内部物理地址空间。多个VLYNQ设备会形成一个菊链,设备间采用点对点或主从模式通信。通过VLYNQ的数据采用8B/10B编码分包。

    VLYNQ总线包括1个时钟信号(CLK)和8个发送线以及8个接受线。所有VLYNQ信号只能同时由一个设备控制。一个设备的发射脚同下一个设备的接收脚相连。VLYNQ总线的理论最高速率可达125 MHz,而实际数度取决于连接在VLYNQ总线上的物理设备。因而一个设备的时钟可能达不到125MHz。

  当时钟达到125MHz是,信号同时传送/接收的实际数据流量大约为73 Mbit/s(单向为32-bit字传输),而2条线路同时传送/接受时可达146Mbit/s,8个通道同时传输最多可达584Mbit/s。在带宽内流量控制可以使接口独立调整传送和接收的数据流。

  除去内部控制信息外,每个数据包可包含4或者16个字。因而单通道时,每包4字可使有效数据传输达到133Mbit/s。每包16字时可传输178Mbit/s。最大8通道时,每包16字时有效传输可超过1400M比特/s。传输方向和时钟脉冲源都是可通过软件设置的(取决于设备实际情况)。控制软件还可以设置内部时钟速度(取决于设备实际情况)。未使用的时钟线,由内部控制停止工作。未使用的接受或发送线可能需要在外部连接47k终止电阻(取决于设备实际情况)。软件可选择内部终止信号。

      DM6437 VLYNQ提供一个高速串行通信接口。

18. GPIO - General-Purpose Input/Output

      GPIO设备提供通用引脚,可以配置作为输入或输出。GPIO设备可以以不同的中断/时间产生模式生成CPU中断和EDMA同步事件。它也提供外部设备的通用连接。GPIO引脚划分成banks,每个bank有16 pins(即bank 0包含GP[0:15])。更为详细的信息见SPRU988。

你可能感兴趣的:(DM6437外设详细介绍 五)