信号完整性之差分对设计4(差分对约束)

建立差分对约束:

(1)设置差分对约束,从SigXplorer PCB SI GXL打开diff_sim.top拓扑。

信号完整性之差分对设计4(差分对约束)_第1张图片

(2)执行Setup-Constraints,弹出Set Topology Constraints对话框

信号完整性之差分对设计4(差分对约束)_第2张图片

(3)选择Diff Pair标签页,设置如图:

信号完整性之差分对设计4(差分对约束)_第3张图片

(4)单击OK,关闭对话框,File->Save,保存拓扑,File->Exit。

(5)应用差分对拓扑,打开Allegro Constraint Manager窗口,执行File-Import-Electrical CSets,弹出对话框,双击diff_sim.top。

信号完整性之差分对设计4(差分对约束)_第4张图片

(6)在Allegro Constraint Manager窗口双击Electrical Constraint Set-All Constraints的表格符号,可以查看所有约束。

信号完整性之差分对设计4(差分对约束)_第5张图片

(7)双击Net-Routing-Differential Pair前的表格符号

信号完整性之差分对设计4(差分对约束)_第6张图片

(8)右击DPLOOPIN后面的Referenced Electrical CSet表格,在弹出的菜单中选择Change,弹出Electrical CSet References,下拉中选择DIFF_SIM。

信号完整性之差分对设计4(差分对约束)_第7张图片

(9)单击OK,关闭Electrical CSet References对话框,单击Close,关闭Electrical Cset Apply Information窗口。

(10)File->Save as,保存为PCI5.brd。

你可能感兴趣的:(信号,完整性,仿真,差分对)