E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
HCLK
U-Boot-1.2.0源码学习(1)
执行流程: 1.cpu/arm920t/start.S中的_start处开始执行2.设置SVC32工作模式3.关闭看门狗4.设置FCLK:
HCLK
:PCLK5.调用cpu_init_crit过程关闭指令与数据
polarbearboy
·
2010-06-30 15:00
c
工作
cache
关于3C2440 FCLK,
HCLK
, PCLK的关系(转载)
ChangeMPllValue((mpll_val>>12)&0xff,(mpll_val>>4)&0x3f,mpll_val&3);ChangeClockDivider(key,12); 1)FLCK、
HCLK
Denny_233
·
2010-03-26 17:00
c
工作
timer
嵌入式
IIS
interface
详细的bootloader的移植(4)
(DW16)#define B5_BWSCON (DW16) 修改为 #define B5_BWSCON (DW8)#define REFCNT 1113/* period=15.6us,
HCLK
chen138
·
2010-01-17 02:45
职场
ARM
休闲
详细的bootloader的移植(4)
(DW16)#define B5_BWSCON (DW16) 修改为 #define B5_BWSCON (DW8)#define REFCNT 1113/* period=15.6us,
HCLK
chen138
·
2010-01-17 02:45
职场
ARM
休闲
《嵌入式linux应用程序开发完全手册》系统时钟和定时器学习笔记
系统时钟和定时器 一.系统时钟(1)FCLK:用于CPU核
HCLK
:用于AHB总线上设备:CPU核、存储器控制器、中断控制器、LCD控制器、DMA和USB主机模块PCLK:用于APB总线上设备
ipromiseu
·
2009-10-29 22:00
linux
timer
工作
嵌入式
asynchronous
程序开发
mini2440的TEST CLOCK设置
1时钟的设置GLOBAL_CLKU32FCLK; //cpu的时钟U32
HCLK
; //用于高性能模块间的时钟。
garby2004
·
2009-09-28 14:00
ARM9硬件接口学习之四 CLOCK
通过MPLL会产生三个部分的时钟频率:FCLK、
HCLK
、PLCK。FCLK用于CPU核,
HCLK
用于AHB总线的设备(比如SDRAM),PCLK用于APB总线的设备(比如UART)。从
jun2ran
·
2009-08-25 15:00
S3C2440时钟详细描述
通过MPLL会产生三个部分的时钟频率:FCLK、
HCLK
、PLCK。FCLK用于CPU核,
HCLK
用于AHB总线的设备(比如SDR
jun2ran
·
2009-08-24 16:00
s3c2440学习系列2
uboot: 首先cpu自动将nand的4kcode拷贝到内部的srambuf中,然后开始从0地址执行,将CPU的模式设置为管理模式(svc),关闭看门狗,设置FCLK,
HCLK
,PCLK的比例,主要设置
cybertan
·
2009-08-04 12:00
c
cache
汇编
语言
FCLK PCLK
HCLK
一、对clock的基本认识 1 s3c2410的clock & power management模块包含三个部分:clock control、usb control、power control。现在的关注点是clock control。 2、s3c2410有两个pll(phase locked loop,锁相环,在高频中学过,可以实现倍频,s3c2410的高频就是由此电路产生的
wapysun
·
2009-07-28 11:00
c
BootLoader中PLL的初始化代码分析
通过MPLL会产生三个部分的时钟频率:FCLK、
HCLK
、PLCK。FCLK用于CPU核,
HCLK
用于AHB总线的设备(比如SDRAM),PCLK用于APB总线的设备(比
formerman
·
2009-07-25 19:00
c
工作
汇编
代码分析
delay
loops
三星2442LCD控制器的有关寄存器的作用
LCD控制器输出的VCLK是直接由系统总线(AHB)的工作频率
HCLK
直接分频得到的。做为240*320的TFT屏,应保证得出的VCLK在5~10MHz之间MMODE:VM信号的触发模式(仅对ST
ok138ok
·
2009-07-21 22:00
工作
三星
byte
【转载】FCLK PCLK
HCLK
FCLK,
HCLK
,andPCLK(S3C2410)http://blog.chinaunix.net/u/21948/showart_362619.html文章说明:calmarrow(lqm)原创,
congyue123
·
2009-06-30 18:00
关于S3C2440时钟设置的理解
关于S3C2440时钟设置的理解1)FLCK、
HCLK
和PCLK的关系S3C2440有三个时钟FLCK、
HCLK
和PCLK手册上说P7-8写到:FCLKisusedbyARM920T,内核时钟,主频。
huafulan
·
2009-04-01 22:00
2440 FCLK,
HCLK
, and PCLK
FCLK,
HCLK
,andPCLKFCLKisusedbyARM920T.HCLKisusedforAHBbus,whichisusedbytheARM920T,thememorycontroller,
gooogleman
·
2009-03-25 11:00
timer
测试
input
interface
output
locking
上一页
1
2
3
4
5
6
7
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他