海思芯片-Hi3512参数规格介绍

今日,给大家分享的是海思芯片平台的Hi3512处理器,本文主要介绍Hi3512的芯片参数,内容非常详细,有不足之处,可在喜爱方留言,若需要相关技术资料,可到一牛网论坛。

Hi3512芯片参数:

CPU内核
ARM926EJ-S,16KB指令Cache和16KB数据Cache
内嵌2KB指令紧耦合存储器
哈佛结构的32位RISC处理器
内置MMU,支持多种开放式操作系统
工作频率可达到264MHz

视频编解码
H.264 Main [email protected]编解码
H.264 Baseline [email protected]编解码
MJPEG/JPEG Baseline编解码

视频处理性能
双码流编码(H.264/MJPEG)
具备320fps@CIF编解码能力
主子码流编解码90fps@D1
支持1.3M pixels@25fps~3M pixels@5fps
支持JPEG抓拍3M Pixels@5fps
CBR/VBR码率控制,32kbit/s~20Mbit/s

图形处理
De-interlace前处理
视频、图形缩放
4个区域的前处理OSD叠加
4层视频后处理OSD硬件图像叠加
对比度拉升、色彩增强
4个区域的视频遮挡
宏块级的SAD、MV信息输出,支持灵活的运动侦测
空域、时域去噪

音频编解码
可以通过ARM内核实现多种音频、语音编解码功能
最多16路音频实时编码
支持双向语音对讲

安全引擎
硬件实现AES/DES/3DES多种加解密算法
数字水印技术

视频接口
输入:
− 2路BT.656/601 YCrCb 4:2:2,8bit,54MHz
− 1路SMPTE296M 720P高清接口,Y/C 4:2:2,16bit
− CCD和CMOS数字接口
输出:
− 1路BT.656 YCrCb 4:2:2, 8 bits

音频接口
2个I2S音频接口
8/16/32位采样位宽,采样率可配置(4KHz~48KHz)

外围接口
PCI接口
− 符合PCI V2.3通讯协议标准
− 兼容miniPCI
− 支持主从模式
3个UART接口、IR接口、I2C接口、SPI主从接口、GPIO接口
SDIO2.0接口
USB 1.1 Host接口、USB 2.0 OTG接口
1个MII接口,支持10/100 Mbit/s网络扩展
支持RTC,RTC可独立供电

外部存储器接口
DDR2 SDRAM接口
− 32/16 bit数据位宽
− 最大支持512MByte
NOR Flash接口
− 8 bit数据位宽
− 2个片选,每个片选最大支持32MByte

SDK
提供基于Linux SDK包
提供H.264的高性能PC解码库
芯片物理规格

功耗
− 600mW典型功耗
− 支持多级省电模式

工作电压
− 内核电压:1.2V
− IO电压:3.3V,容限电压为5V
− DDR2 DRAM接口电压:1.8V

封装
− 441 pin TFBGA封装
− 0.8mm管脚间距,19mm×19mm

你可能感兴趣的:(海思)