DRAM中P-Bank和L-Bank的概念

    传统内存系统为了保证CPU的正常工作,必须一次传输完CPU在一个传输周期内所需要的数据。 
而CPU在一个传输周期能接受的数据容量就是CPU数据总线的位宽,单位是bit(位)。控制内
存与CPU之间数据交换的北桥芯片也因此将内存总线的数据位宽等同于CPU数据总线的位宽,而
这个位宽就称之为物理层(Physical Bank,下文简称P-Bank)的位宽。
    每个内存芯片也有自己的位宽,即每个传输周期能提供的数据量。理论上,完全可以做出一个
位宽为64bit的芯片来满足P-Bank的需要,但这对技术的要求很高,在成本和实用性方面也都处
于劣势。所以芯片的位宽一般都较小。台式机市场所用的SDRAM芯片位宽最高也就是16bit,常见
的则是8bit。这样,为了组成P-Bank所需的位宽,就需要多颗芯片并联工作。对于16bit芯片,
需要4颗(4×16bit=64bit)。对于8bit芯片,则就需要8颗了。
    以上就是芯片位宽、芯片数量与P-Bank的关系。P-Bank其实就是一组内存芯片的集合,这个集合
的容量不限,但这个集合的总位宽必须与CPU数据位宽相符。随着计算机应用的发展,一个系统只
有一个P-Bank已经不能满足容量的需要。所以,芯片组开始可以支持多个P-Bank,一次选择一个
P-Bank工作,这就有了芯片组支持多少(物理)Bank的说法。

    SDRAM的内部是一个存储阵列。因为如果是管道式存储(就如排队买票),就很难做到随机访问了。 
阵列就如同表格一样,将数据“填”进去,你可以把它想象成一张表格。和表格的检索原理一样,先
指定一个行,再指定一个列,我们就可以准确地找到所需要的单元格,这就是内存芯片寻址的基本
原理。对于内存,这个单元格可称为存储单元,这个存储阵列就是逻辑Bank(Logical Bank,下文简称L-Bank)。
    由于技术、成本等原因,不可能只做一个全容量的L-Bank,而且最重要的是,由于SDRAM的工作原理
限制,单一的L-Bank将会造成非常严重的寻址冲突,大幅降低内存效率(在后文中将详细讲述)。所
以人们在SDRAM内部分割成多个L-Bank,较早以前是两个,目前基本都是4个,这也是SDRAM规范中的最
高L-Bank数量。到了RDRAM则最多达到了32个,在最新DDR-Ⅱ的标准中,L-Bank的数量也提高到了8个。 
主板芯片组本身设计时在一个时钟周期内只允许对一个逻辑Bank进行操作,而不是主板芯片组对内存芯
片内所有逻辑Bank同时操作。这样,在进行寻址时就要先确定是哪个L-Bank,然后再在这个选定的L-Bank
中选择相应的行与列进行寻址。





你可能感兴趣的:(ddr)