高速PCB设计指南

设计高速系统并不仅仅需要高速元件,更需要天才和仔细的设计方案。设备模拟方面的重要性与数字方面是一样的。在高速系统中,噪声问题是一个最基本的考虑。高频会产生辐射进而产生干扰。边缘极值的速度可以产生振铃,反射以及串扰。如果不加抑制的话,这些噪声会严重损害系统的性能。  

  一、实现PCB高效自动布线的设计技巧和要点

  尽管现在的EDA工具很强大,但随着PCB尺寸要求越来越小,器件密度越来越高,PCB设计的难度并不小。如何实现PCB高的布通率以及缩短设计时间呢?本 文介绍PCB规划、布局和布线的设计技巧和要点。 现在PCB设计的时间越来越短,越来越小的电路板空间,越来越高的器件密度,极其苛刻的布局规则和大尺寸的组件使得设计师的工作更加困难。为了解决设计上 的困难,加快产品的上市,现在很多厂家倾向于采用专用EDA工具来实现PCB的设计。但专用的EDA工具并不能产生理想的结果,也不能达到100%的布通率,而且很乱,通常还需花很多时间完成余下的工作。

  现在市面上流行的EDA工具软件很多,但除了使用的术语和功能键的位置不一样外都大同小异,如何用这些工具更好地实现PCB的设计呢?在开始布线之前对设计进行认真的分析以及对工具软件进行认真的设置将使设计更加符合要求。下面是一般的设计过程和步骤。

  1、确定PCB的层数

  电 路板尺寸和布线层数需要在设计初期确定。如果设计要求使用高密度球栅数组(BGA)组件,就必须考虑这些器件布线所需要的最少布线层数。布线层的数量以及 层叠(stack-up)方式会直接影响到印制线的布线和阻抗。板的大小有助于确定层叠方式和印制线宽度,实现期望的设计效果。

  多 年来,人们总是认为电路板层数越少成本就越低,但是影响电路板的制造成本还有许多其它因素。近几年来,多层板之间的成本差别已经大大减小。在开始设计时最 好采用较多的电路层并使敷铜均匀分布,以避免在设计临近结束时才发现有少量信号不符合已定义的规则以及空间要求,从而被迫添加新层。在设计之前认真的规划 将减少布线中很多的麻烦。

  2、设计规则和限制

  自 动布线工具本身并不知道应该做些什幺。为完成布线任务,布线工具需要在正确的规则和限制条件下工作。不同的信号线有不同的布线要求,要对所有特殊要求的信 号线进行分类,不同的设计分类也不一样。每个信号类都应该有优先级,优先级越高,规则也越严格。规则涉及印制线宽度、过孔的最大数量、平行度、信号线之间 的相互影响以及层的限制,这些规则对布线工具的性能有很大影响。认真考虑设计要求是成功布线的重要一步。

  3、组件的布局

  为最优化装配过程,可制造性设计(DFM)规则会对组件布局产生限制。如果装配部门允许组件移动,可以对电路适当优化,更便于自动布线。所定义的规则和约束条件会影响布局设计。

  在布局时需考虑布线路径(roung channel)和过孔区域。这些路径和区域对设计人员而言是显而易见的,但自动布线工具一次只会考虑一个信号,通过设置布线约束条件以及设定可布信号线的层,可以使布线工具能像设计师所设想的那样完成布线。

  4、扇出设计

  在扇出设计阶段,要使自动布线工具能对组件引脚进行连接,表面贴装器件的每一个引脚至少应有一个过孔,以便在需要更多的连接时,电路板能够进行内层连接、在线测试(ICT)和电路再处理。

  为 了使自动布线工具效率最高,一定要尽可能使用最大的过孔尺寸和印制线,间隔设置为50mil较为理想。要采用使布线路径数最大的过孔类型。进行扇出设计 时,要考虑到电路在线测试问题。测试夹具可能很昂贵,而且通常是在即将投入全面生产时才会订购,如果这时候才考虑添加节点以实现100%可测试性就太晚 了。

  经 过慎重考虑和预测,电路在线测试的设计可在设计初期进行,在生产过程后期实现,根据布线路径和电路在线测试来确定过孔扇出类型,电源和接地也会影响到布线 和扇出设计。为降低滤波电容器连接线产生的感抗,过孔应尽可能靠近表面贴装器件的引脚,必要时可采用手动布线,这可能会对原来设想的布线路径产生影响,甚 至可能会导致你重新考虑使用哪种过孔,因此必须考虑过孔和引脚感抗间的关系并设定过孔规格的优先级。

  5、手动布线以及关键信号的处理

  尽管本文主要论述自动布线问题,但手动布线在现在和将来都是印刷电路板设计的一个重要过程。采用手动布线有助于自动布线工具完成布线工作。如图2a和图2b所示,通过对挑选出的网络(net)进行手动布线并加以固定,可以形成自动布线时可依据的路径。

  无 论关键信号的数量有多少,首先对这些信号进行布线,手动布线或结合自动布线工具均可。关键信号通常必须通过精心的电路设计才能达到期望的性能。布线完成 后,再由有关的工程人员来对这些信号布线进行检查,这个过程相对容易得多。检查通过后,将这些线固定,然后开始对其余信号进行自动布线。

  6、自动布线

  对关键信号的布线需要考虑在布线时控制一些电参数,比如减小分布电感和EMC等,对于其它信号的布线也类似。所有的EDA厂商都会提供一种方法来控制这些参数。在了解自动布线工具有哪些输入参数以及输入参数对布线的影响后,自动布线的质量在一定程度上可以得到保证。

  应 该采用通用规则来对信号进行自动布线。通过设置限制条件和禁止布线区来限定给定信号所使用的层以及所用到的过孔数量,布线工具就能按照工程师的设计思想来 自动布线。如果对自动布线工具所用的层和所布过孔的数量不加限制,自动布线时将会使用到每一层,而且将会产生很多过孔。

  在设置好约束条件和应用所创建的规则后,自动布线将会达到与预期相近的结果,当然可能还需要进行一些整理工作,同时还需要确保其它信号和网络布线的空间。在一部分设计完成以后,将其固定下来,以防止受到后边布线过程的影响。

  采 用相同的步骤对其余信号进行布线。布线次数取决于电路的复杂性和你所定义的通用规则的多少。每完成一类信号后,其余网络布线的约束条件就会减少。但随之而 来的是很多信号布线需要手动干预。现在的自动布线工具功能非常强大,通常可完成100%的布线。但是当自动布线工具未完成全部信号布线时,就需对余下的信 号进行手动布线。

  7、自动布线的设计要点包括:

  7.1 略微改变设置,试用多种路径布线;

  7.2 保持基本规则不变,试用不同的布线层、不同的印制线和间隔宽度以及不同线宽、不同类型的过孔如盲孔、埋孔等,观察这些因素对设计结果有何影响;

  7.3让布线工具对那些默认的网络根据需要进行处理;

  7.4信号越不重要,自动布线工具对其布线的自由度就越大。

  8、布线的整理

  如 果你所使用的EDA工具软件能够列出信号的布线长度,检查这些数据,你可能会发现一些约束条件很少的信号布线的长度很长。这个问题比较容易处理,通过手动 编辑可以缩短信号布线长度和减少过孔数量。在整理过程中,你需要判断出哪些布线合理,哪些布线不合理。同手动布线设计一样,自动布线设计也能在检查过程中 进行整理和编辑。

  9、电路板的外观

  以前的设计常常注意电路板的视觉效果,现在不一样了。自动设计的电路板不比手动设计的美观,但在电子特性上能满足规定的要求,而且设计的完整性能得到保证。

  二:高速PCB设计解决EMI问题的九大规则

  随着信号上升沿时间的减小及信号频率的提高,电子产品的EMI问题越来越受到电子工程师的关注,几乎60%的EMI问题都可以通过高速PCB来解决。以下是九大规则:

  规则一:高速信号走线屏蔽规则

  高速PCB设计指南_第1张图片

  在高速的PCB设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。

  规则二:高速信号的走线闭环规则

  高速PCB设计指南_第2张图片

  由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,很容易出现一种失误,即时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。

  规则三:高速信号的走线开环规则

  高速PCB设计指南_第3张图片

  规则二提到高速信号的闭环会造成EMI辐射,然而开环同样会造成EMI辐射。

  时钟信号等高速信号网络,在多层的PCB走线的时候一旦产生了开环的结果,将产生线形天线,增加EMI的辐射强度。

  规则四:高速信号的特性阻抗连续规则

  高速PCB设计指南_第4张图片

  高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加EMI的辐射。也就是说,同层的布线的宽度必须连续,不同层的走线阻抗必须连续。

  规则五:高速PCB设计的布线方向规则

  高速PCB设计指南_第5张图片

  相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加EMI辐射。

  简而言之,相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。

  规则六:高速PCB设计中的拓扑结构规则

  高速PCB设计指南_第6张图片

  在高速PCB设计中,线路板特性阻抗的控制和多负载情况下的拓扑结构的设计,直接决定着产品的成功还是失败。

  图示为菊花链式拓扑结构,一般用于几Mhz的情况下为益。高速PCB设计中建议使用后端的星形对称结构。

  规则七:走线长度的谐振规则

  高速PCB设计指南_第7张图片

  检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。

  规则八:回流路径规则

  高速PCB设计指南_第8张图片

  所有的高速信号必须有良好的回流路径。尽可能地保证时钟等高速信号的回流路径最小。否则会极大的增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。

  规则九:器件的退耦电容摆放规则

  高速PCB设计指南_第9张图片

  退耦电容的摆放的位置非常的重要。摆放不合理根本起不到退耦的效果。其原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小。

  三、高速PCB设计规则总结及原因分析

  1、PCB 时钟频率超过5MHZ 或信号上升时间小于5ns,一般需要使用多层板设计。

  原因:采用多层板设计信号回路面积能够得到很好的控制。

  2、对于多层板,关键布线层(时钟线、总线、接口信号线、射频线、复位信号线、片选信号线以及

  各种控制信号线等所在层)应与完整地平面相邻,优选两地平面之间。

  原因:关键信号线一般都是强辐射或极其敏感的信号线,靠近地平面布线能够使其信号回路面积减小,

  减小其辐射强度或提高抗干扰能力。

  3、对于单层板,关键信号线两侧应该包地处理。

  原因:关键信号两侧包地,一方面可以减小信号回路面积,另外防止信号线与其他信号线之间的串扰。

  4、对于双层板,关键信号线的投影平面上有大面积铺地,或者与单面板一样包地打孔处理。

  原因:与多层板关键信号靠近地平面相同。

  5、多层板中,电源平面应相对于其相邻地平面内缩5H-20H(H 为电源和地平面的距离)。

  原因:电源平面相对于其回流地平面内缩可以有效抑制边缘辐射问题。

  6、布线层的投影平面应该在其回流平面层区域内。

  原因:布线层如果不在回流平面层的投影区域内,会导致边缘辐射问题,并且导致信号回路面积增大,

  从而导致差模辐射增大。

  7、多层板中,单板TOP、BOTTOM 层尽量无大于50MHZ 的信号线。

  原因:最好将高频信号走在两个平面层之间,以抑制其对空间的辐射。

  8、对于板级工作频率大于50MHz 的单板,若第二层与倒数第二层为布线层,则TOP 和BOOTTOM 层

  应铺接地铜箔。

  原因:最好将高频信号走在两个平面层之间,以抑制其对空间的辐射。

  9、多层板中,单板主工作电源平面(使用最广泛的电源平面)应与其地平面紧邻。

  原因:电源平面和地平面相邻可以有效地减小电源电路回路面积。

  10、在单层板中,电源走线附近必须有地线与其紧邻、平行走线。

  原因:减小电源电流回路面积。

  11、在双层板中,电源走线附近必须有地线与其紧邻、平行走线。

  原因:减小电源电流回路面积。

  12、在分层设计时,尽量避免布线层相邻的设臵。如果无法避免布线层相邻,应该适当拉大两布线层

  之间的层间距,缩小布线层与其信号回路之间的层间距。

  原因:相邻布线层上的平行信号走线会导致信号串扰。

  13、相邻平面层应避免其投影平面重叠。

  原因:投影重叠时,层与层之间的耦合电容会导致各层之间的噪声互相耦合。

  14、PCB 布局设计时,应充分遵守沿信号流向直线放臵的设计原则,尽量避免来回环绕。

  原因:避免信号直接耦合,影响信号质量。

  15、多种模块电路在同一PCB 上放臵时,数字电路与模拟电路、高速与低速电路应分开布局。

  原因:避免数字电路、模拟电路、高速电路以及低速电路之间的互相干扰。

  16、当线路板上同时存在高、中、低速电路时,应该遵从高、中速电路远离接口。

  原因:避免高频电路噪声通过接口向外辐射。

  17、存在较大电流变化的单元电路或器件(如电源模块:的输入输出端、风扇及继电器)附近应放臵

  储能和高频滤波电容。

  原因:储能电容的存在可以减小大电流回路的回路面积。

  18、线路板电源输入口的滤波电路应靠近接口放置。

  原因:避免已经经过了滤波的线路被再次耦合。

  19、在PCB 板上,接口电路的滤波、防护以及隔离器件应该靠近接口放置。

  原因:可以有效的实现防护、滤波和隔离的效果。

  20、如果接口处既有滤波又有防护电路,应该遵从先防护后滤波的原则。

  原因:防护电路用来进行外来过压和过流抑制,如果将防护电路放臵在滤波电路之后,滤波电路会被

  过压和过流损坏。

  21、布局时要保证滤波电路(滤波器)、隔离以及防护电路的输入输出线不要相互耦合。

  原因:上述电路的输入输出走线相互耦合时会削弱滤波、隔离或防护效果。

  22、单板上如果设计了接口“干净地”,则滤波、隔离器件应放臵在“干净地”和工作地之间的隔离

  带上。

  原因:避免滤波或隔离器件通过平面层互相耦合,削弱效果。

  23、“干净地”上,除了滤波和防护器件之外,不能放置任何其他器件。

  原因:“干净地”设计的目的是保证接口辐射最小,并且“干净地”极易被外来干扰耦合,所以“干

  净地”上不要有其他无关的电路和器件。

  24、晶体、晶振、继电器、开关电源等强辐射器件远离单板接口连接器至少1000mil。

  原因:将干扰会直接向外辐射或在外出电缆上耦合出电流来向外辐射。

  25、敏感电路或器件(如复位电路、:WATCHDOG 电路等)远离单板各边缘特别是单板接口侧边缘至

  少1000mil。

  原因:类似于单板接口等地方是最容易被外来干扰(如静电)耦合的地方,而像复位电路、看门狗电

  路等敏感电路极易引起系统的误操作。

  26、为IC 滤波的各滤波电容应尽可能靠近芯片的供电管脚放臵。

  原因:电容离管脚越近,高频回路面积越小,从而辐射越小。

  27、对于始端串联匹配电阻,应靠近其信号输出端放臵。

  原因:始端串联匹配电阻的设计目的是为了芯片输出端的输出阻抗与串联电阻的阻抗相加等于走线的

  特性阻抗,匹配电阻放在末端,无法满足上述等式。

  28、PCB 走线不能有直角或锐角走线。

  原因:直角走线导致阻抗不连续,导致信号发射,从而产生振铃或过冲,形成强烈的EMI 辐射。

  29、尽可能避免相邻布线层的层设臵,无法避免时,尽量使两布线层中的走线相互垂直或平行走线长

  度小于1000mil。

  原因:减小平行走线之间的串扰。

  30、如果单板有内部信号走线层,则时钟等关键信号线布在内层(优先考虑优选布线层)。

  原因:将关键信号布在内部走线层可以起到屏蔽作用。

  31、时钟线两侧建议包地线,包地线每隔3000mil 打接地过孔。

  原因:保证包地线上各点电位相等。

  32、时钟、总线、射频线等关键信号走线和:其他同层平行走线应满足3W 原则。

  原因:避免信号之间的串扰。

  33、电流≥1A 的电源所用的表贴保险丝、磁珠、电感、钽电容的焊盘应不不少于两个过孔接到平面

  层。

  原因:减小过孔等效阻抗。

  34、差分信号线应同层、等长、并行走线,保持阻抗一:致,差分线间无其它走线。

  原因:保证差分线对的共模阻抗相等,提高其抗干扰能力。

  35、关键信号走线一定不能跨分割区走线(包括过孔、焊盘导致的参考平面间隙)。

  原因:跨分割区走线会导致信号回路面积的增大。

  36、信号线跨其回流平面分割地情况不可避免时,建议在信号跨分割附近采用桥接电容方式处理,电

  容取值为1nF。

  原因:信号跨分割时,常常会导致其回路面积增大,采用桥接地方式是人为的为其设臵信号回路。

  37、单板上的滤波器(滤波电路)下方不要有其他无关信号走线。

  原因:分布电容会削弱滤波器的滤波效果。

  38、滤波器(滤波电路)的输入、输出信号线不能相互平行、交叉走线。

  原因:避免滤波前后的走线直接噪声耦合。

  39、关键信号线距参考平面边沿≥3H(H 为线距离参考平面的高度)。

  原因:抑制边缘辐射效应。

  40、对于金属外壳接地元件,应在其投影区的顶层上铺接地铜皮。

  原因:通过金属外壳和接地铜皮之间的分布电容来抑制其对外辐射和提高抗扰度。

  41、在单层板或双层板中,布线时应该注意“回路面积最小化”设计。

  原因:回路面积越小、回路对外辐射越小,并且抗干扰能力越强。

  42、信号线(特别是关键信号线)换层时,应在其换层过孔附近设计地过孔。

  原因:可以减小信号回路面积。

  43、时钟线、总线、射频线等:强辐射信号线远离接口外出信号线。

  原因:避免强辐射信号线上的干扰耦合到外出信号线上,向外辐射。

  44、敏感信号线如复位信号线、片选信号线、系统控制信号等远离接口外出信号线。

  原因:接口外出信号线常常带进外来干扰,耦合到敏感信号线时会导致系统误操作。

  45、在单面板和双面板中,滤波电容的走线应先经滤波电容滤波,再到器件管脚。

  原因:使电源电压先经过滤波再给IC 供电,并且IC 回馈给电源的噪声也会被电容先滤掉。

  46、在单面板或双面板中,如果电源线走线很长,应每隔3000mil 对地加去耦合电容,电容取值为10uF

  +1000pF。

  原因:滤除电源线上地高频噪声。

  47、滤波电容的接地线和接电源线应该尽可能粗、短。

  原因:等效串联电感会降低电容的谐振频率,削弱其高频滤波效果

 

 

原文地址:http://www.dzsc.com/data/2017-11-7/113509.html

你可能感兴趣的:(高速PCB设计指南)