DC PowerCompiler 功耗相关的综合 userguide阅读笔记

  • Power Compiler介绍
    • power compiler Methodology
    • power library models

了解一下功耗相关的综合。
功耗分析,用ptpx;
功耗优化,除了设计者从功能结构角度去修改设计外;也可以利用DC power compiler工具去优化功耗(优化策略:包括门控时钟之类的)。ptpx详情见:
PrimeTime PX(Power Analysis) userguide阅读笔记 - 博客频道 - CSDN.NET http://blog.csdn.net/u011729865/article/details/54138703

Power Compiler介绍

什么是Power Compiler? Power Compiler是synopsys DC综合工具的一个成员。可以执行RTL/门级功耗优化,也可以进行门级功耗分析。

优化措施包括:
1. clock-gating
2. multivoltage leakage(指的应该是HVT/SVT/LVT 多种阈值电压器件的使用;)
3. gate-level功耗优化

power compiler Methodology

工艺越来越先进,即越小越快,导致静态漏电流功耗越来越显著。
1. power分析
工具分析设计,并基于nets的开关活跃度计算出平均功耗。
2. power优化
1). 漏电流或者静态功耗的优化
- 多电压阈值的功耗优化;
- Power switching(切换功耗?通过关闭部分不工作的部件?)
2). 动态功耗的优化
- clock-gating
- XOR self-gating
- Low power placement
3). multivoltage和multicorner-multimode的支持

power library models

power compiler工具的门级功耗模型,支持下述特性:
1. CCS库;(相对NLPM模型,CCS模型支持功耗分析更合理)
2. 基于output pin的电容、input跳变时间的查找表。
3. 支持多个输出pins的cells
4. 状态相关和路径相关的内部功耗;
5. leakage power
6. 内部功耗可以分组为rise和fall的功耗

待续…..

你可能感兴趣的:(verilog)