Xilinx vivado FIFO 与 Altera FIFO 一些注意事项(草稿)

FWFT:First Word Fall Through的缩写,好像是Xilinx的说法,Altera对应的概念是Show-ahead synchronous(SASO)。即数据在rdreq有效之前就有效了,rdreq作为一个应答(ACK)。
    需要注意的是当rdreq连续时,容易多读一个数据,所以读时需要对几乎空进行判读,在FIFO BFM的代码读任务里有如下代码:
    if(fifo_rd_req==1'b1)
    begin
        fifo_rd_req <= #U_DLY ~fifo_alempty;
    end
    else
    begin
        fifo_rd_req <= #U_DLY ~fifo_empty;
    end
    代码的目的就是在快空时读一次停一次。
    如果不是连续的读,例如在状态机里读一个数据,然后跳到下一个状态,则可以不用判读几乎空标志,伪代码如下:
    ST1:
    begin
        if(fifo_empty==1'b0)
        begin
            fifo_rd_req <= #U_DLY 1'b1;
        end
        stm <= #U_DLY ST2;
    end
    ST2:
    begin
        fifo_rd_req <= #U_DLY 1'b0;
        stm <= #U_DLY ST3;
    end

你可能感兴趣的:(FPGA)