FPGA实验一

实验一:4-16译码器

内容:用两片74138芯片拼成4-16译码器。

 

为了达到四位二进制输入的目的,将两片74138芯片进行级联,并添加IN_D引脚,具体原理图如下:

FPGA实验一_第1张图片

最终产生的波形图如下:

FPGA实验一_第2张图片

实验二:十二进制计数器

FPGA实验一_第3张图片

74161芯片的真值表与时序图如上图所示。

从时序图中可以看出,单片74161芯片最多能进行16进制计数,当输出为1100原理图如下:

FPGA实验一_第4张图片

波形图:

FPGA实验一_第5张图片

实验三:二十进制计数器

实现二十进制计数器需要两片74161芯片,当输出二进制数为10011时将计数器置零,其原理图如下:

FPGA实验一_第6张图片

 

波形图如下:

FPGA实验一_第7张图片

 

你可能感兴趣的:(FPGA)