quartus 自动调用或者联合modelsim仿真流程或者配置

http://www.cnblogs.com/lsjjob/p/5127974.html,这个也可以参考一下,讲的比较清楚。

一:首先查看如下的界面,此处我是自动选择器件


鼠标右键,然后点击setting,


界面如下:按照如下设置,然后点击ok,然后编译工程文件。


编译完成后会在工程文件夹下生成一个simulation文件夹,simulation->modelsim,此目录下还没有test bench文件,此时按照如下设置,然后就会在此目录下生成一个.vt文件,打开此.vt文件


图中圆圈处添加初始化代码,如果模块中有时钟信号,一定把@echvec注释,没有时钟信号,不需要注释。修改后记得保存。


进行如下设置,点击Test Benches...进入如下界面。



此处的Test bench name一定要和.vt文件中的模块名字一致(注意.vt文件中的模块名我是用自动生成的,此文件名可以改成你想改的名字,但是要和Test bench name填写的一致)。然后点击... 进行加入.vt文件,就是之前的.vt文件,然后在点击Add 


.vt文件添加图如下,然后一次ok,apply,ok。点击编译整个工程。


运行RTL  simulation进行调用modelsim仿真。


但是此处显示的都是顶层信号的波形,如果你想看底层信号发现找不,为了解决这个问题,我弄了一个晚上才发现解决问题的办法。


解决办法就是到sim的窗口下,然后你点击相应的实例名,例如你想显示所有的底层信号波形那么你就点击i1,


然后点击箭头的位置,然后自动跳到objects窗口,


此时点击相应的信号名字,然后点击鼠标右键,然点击ADD WAVE,最后添加的波形如下


我是作为演示把所有的信号都添加了,可以选择自己想添加的信号进行添加。然后点击箭头的位置,弹出的窗口选择ok,


点击箭头的位置最终输出波形如下:


你可能感兴趣的:(FPGA)