24LC512芯片介绍(512kbit EEPROM,最高8片总线挂载4M存储,最大时钟频率为400KHz,2.5V至5.5V供电电压的低功耗CMOS,两线串行接口兼容I2C)

目  录

一、芯片简介

二、芯片引脚概述

三、芯片特性

四、典型使用电路

五、具体波形及程序控制方法


一、芯片简介

24LC512芯片介绍(512kbit EEPROM,最高8片总线挂载4M存储,最大时钟频率为400KHz,2.5V至5.5V供电电压的低功耗CMOS,两线串行接口兼容I2C)_第1张图片

24LC512芯片介绍(512kbit EEPROM,最高8片总线挂载4M存储,最大时钟频率为400KHz,2.5V至5.5V供电电压的低功耗CMOS,两线串行接口兼容I2C)_第2张图片

        24LC512-I/SM是采用8引脚SOIJ封装的512Kbit(64K x 8bit)串行I2C EEPROM(电可擦可编程存储器)。该EEPROM器件能够在很宽的电压范围内工作。它已开发用于高级低功耗应用,例如个人通信和数据采集。该设备具有高达128字节数据的页面写入功能。24LC512能够进行随机和顺序读取,最高可达512K边界。功能性地址线允许同一总线上多达8个设备提供多达4Mbit的地址空间。它具有超过一百万的擦除/写入周期,数据保留时间超过200年。

二、芯片引脚概述

 

24LC512芯片介绍(512kbit EEPROM,最高8片总线挂载4M存储,最大时钟频率为400KHz,2.5V至5.5V供电电压的低功耗CMOS,两线串行接口兼容I2C)_第3张图片

24LC512芯片介绍(512kbit EEPROM,最高8片总线挂载4M存储,最大时钟频率为400KHz,2.5V至5.5V供电电压的低功耗CMOS,两线串行接口兼容I2C)_第4张图片

引脚序号 名称 功能描述
1 A0 A0 设备地址选择第1位
2 A1 A1 设备地址选择第2位
3 A2 A2 设备地址选择第3位。芯片地址引脚允许8个芯片挂在同一条总线上。当引脚的逻辑电平与芯片内部相应的设备地址相同时,芯片使能。
4 Vss GND地
5 SDA 串行通信数据线。该双向引脚是用来传输数据和地址的。 该引脚是内部开漏,所以 SDA引脚要接一个上拉电阻到VCC( 典型的是 10kΩ/100khz, 2kΩ/400Khz,1Mhz)。此外,在数据传输中,SDA只有在SCL线为低时才发生改变。在 SCL线为高时SDA发生改变则被认为是开始或停止。
6 SCL 串行通信时钟线。数据同步时钟,24XX512支持双向2线制总线和数据传输协议。在总线数据发送数据的成为发送方,接收数据的为接收方。
7 WP 写保护控制输入。该引脚只能连接 VCC 或者 VSS,当连接VCC时,允许对芯片写操作,当连接VSS,对芯片写操作禁止。该引脚对芯片读操作没有任何影响。
8 Vcc 供电电源2.5V至5.5V

三、芯片特性

 *   最大时钟频率为400KHz
 *  电源电压范围为2.5V至5.5V
 *  低功耗CMOS技术
 *  两线串行接口,兼容I2C
 *  最多可级联八个设备
 *  施密特触发器输入,用于抑制噪声
 *  输出斜率控制可消除地面反弹
 *  页面写入时间最长为5ms
 *  自定时擦除/写入周期和硬件写保护
 *  工作温度范围-40°C至85°C

四、典型使用电路

24LC512芯片介绍(512kbit EEPROM,最高8片总线挂载4M存储,最大时钟频率为400KHz,2.5V至5.5V供电电压的低功耗CMOS,两线串行接口兼容I2C)_第5张图片

 

五、具体波形及程序控制方法

请转到此处查看

你可能感兴趣的:(科技模块驱动开发,嵌入式硬件,24LC512,中文数据手册,芯片特性介绍,使用原理图)