FPGA入门(4):时序逻辑

文章目录

    • 第11讲:寄存器
    • 第12讲:阻塞赋值与非阻塞赋值
    • 第13讲:计数器
    • 第14讲:分频器:偶分频
    • 第15讲:分频器:奇分频
    • 第16讲:按键消抖

组合逻辑存在竞争冒险

第11讲:寄存器

寄存器具有存储功能,一般是由D触发器构成,由时钟脉冲控制,每个D触发器能够存储一位二进制码。

D触发器的工作原理:在一个脉冲信号(一般为晶振产生的时钟脉冲)上升沿或下降沿的作用下,将信号从输入端D送到输出端Q,如果时钟脉冲的边沿信号未出现,即使输入信号改变,输出信号仍然保持原值,且寄存器拥有复位清零功能,其复位又分为同步复位和异步复位。

模块设计
FPGA入门(4):时序逻辑_第1张图片
FPGA入门(4):时序逻辑_第2张图片

你可能感兴趣的:(FPGA,fpga开发)