FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程

2019之前的工程是SDK开发的, 在2019上没有launch sdk这个选项, 而是在tools/Vitis下

 

1 升级工程

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第1张图片

这里要升级

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第2张图片

忽略

 

2 report ip

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第3张图片

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第4张图片

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第5张图片

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第6张图片

选中全局,生成

检查状态,然后升级 IP

3 生产bit流

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第7张图片

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第8张图片

这个过程有点久, 等待弹窗出来就OK, 最好把project manager打开,打开代码 然后保存一遍再生成

4 Export Hardware

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第9张图片

5 tools/ launch vitis 启动vitis

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第10张图片

6 导入SDK环境

 

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第11张图片

选择eclips

 

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第12张图片

选择工程目录, 点击finish

 

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第13张图片

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第14张图片

在platform上升级, 这里选择的文件是之前vivado导出的hardware xsa

 

7 编译

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第15张图片

工程源码上build 就可以了

8 烧录

这里要烧录2次, 第一次是arm 第二次是FPGA

 

 

 

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第16张图片

arm直接点击就可以运行了

 

FPGA vivado2019 vitis导入sdk工程, vivado VITIS导入SDK工程_第17张图片

fpag的烧录先open targe, 然后program device 就可以了

如果烧录arm之后没反应,尝试一下在expolrer中编译, 然后vivado中打开项目,打开代码之后,保存一下ctrl+S, 再生成bit流

一定要先arm 再fpga, 我暂时不知道为什么

 

 

 

 

 

你可能感兴趣的:(FPGA,fpga)