通用阻抗匹配方法,串行匹配及并联终端匹配什么意思

1.串行终端端匹配

在信号源端阻抗低于传输线特征阻抗的情况下,在信号源端和传输线之间串联一个电阻R,以使源端的输出阻抗与传输线的特征阻抗相匹配匹配,抑制来自负载端的反射,信号再次被反射。

 匹配电阻选择原理:匹配电阻值和驱动器的输出阻抗之和等于传输线的特征阻抗。典型的CMOS和TTL驱动器的输出阻抗取决于信号的电平。因此,在TTL或CMOS电路的情况下,不可能具有非常精确的匹配电阻,只能考虑折衷方案。链拓扑信号网络不适用于串联端子匹配。所有负载都应连接到传输线的末端。

 串行匹配是最常用的终端匹配方法。它的优点是功耗低,驱动器中没有多余的直流负载,信号与地之间没有额外的阻抗以及仅需要一个电阻元件。

常见应用:通用CMOS,TTL电路阻抗匹配。 USB信号也以这种方式被采样阻抗匹配。

 2.并联终端匹配

如果信号源端的阻抗很小,则负载端输入阻抗和传输线的特性阻抗通过相加并联电阻进行相位调整匹配,并且负载端没有反射。实现形式可以分为两种形式:单电阻和双电阻。

 匹配电阻选择原理:如果芯片输入阻抗非常高,则对于单电阻类型,负载端并联电阻值必须等于或等于传输线的特征阻抗。对于双电阻类型,每个并联电阻值是传输线的特征阻抗的两倍。

 优点是简单易行,明显的缺点是会导致直流功耗。单电阻模式下的直流功耗与信号的占空比密切相关。双电阻模式与信号是高电平还是低电平无关紧要。都具有直流功耗,但电流仅为单电阻方法的一半。

以上的阻抗匹配器的匹配分类 由全国提供上门维修阻抗匹配器的 道诺昌鑫公司为你提供,转载请声明。

你可能感兴趣的:(通用阻抗匹配方法,串行匹配及并联终端匹配什么意思)