rfsoc FPGA 49DR 16收16发模块

前面简单介绍过RFSOC板卡
https://blog.csdn.net/jingjiankai5228/article/details/114734631
整体来说RFSOC降低了传统AD DA软硬件开发难度,但是同样存在整数点FS/N谐波大的问题
rfsoc FPGA 49DR 16收16发模块_第1张图片
交织采样是通过多个AD拼接完成的,所以校准比较关键,和以前常用AD E2V芯片一样,校准主要是完成DC直流校准 GAIN 及OFFSET参数的校准
校准完可以看到整数点的SFDR有明显的改善


单板支持16收16发,可以满足绝大多数场景的运用,对于需要通道间同步的场景。RFSOC只需实现多Tile间的同步即可,同样降低软硬件的设计难度
DAC输出
rfsoc FPGA 49DR 16收16发模块_第2张图片

你可能感兴趣的:(fpga开发)