Cadence设计原理图常用导出方案

电路工作到了后期需要汇报或者写文章需要设计原图 ,这里整理一下Cadence设计原理图常用导出方案。

前期工具用的好,后期处理没烦恼,Cadence自带工具其实很强大,只是你没尝试用。

仿真环境:虚拟机Linux下Cadence617 原理图绘制工具:virtuoso

  1. 去除原理图背景的网格:

    OPtions → Display //快捷键O

    (早期版本在菜单View → Grid )

Cadence设计原理图常用导出方案_第1张图片

选择 Grid Controls框中的Type并设置为none,即不设置网格风格

Cadence设计原理图常用导出方案_第2张图片

  1. 将原理图导出图片:

    File → Export Image

    (这里不选择Print,打印功能需要安装Linux环境的PDF虚拟打印机,爱折腾同学的可试试)

Cadence设计原理图常用导出方案_第3张图片

a)Export Region选择 “设计全景”Entire design

b)Size选择Scale exported region by:缺省值为1.00x

                                    此数值越大 = 输出图像文件越大 = 越清楚

                                    顶层框图建议2.00x

                                    字模块图管子较多建议6.00x(输出BMP格式文件大约50M)

c)论文用图:Appearance选择 “黑白双色”Bi-color

                                Background:白色

                                Foreground:黑色

d)Output中Type选择 BMP图片格式(原图信息保留最好)

Cadence设计原理图常用导出方案_第4张图片

e)文件保存路径设置在虚拟级的共享文件夹(方便Win查看使用)

                    路径一般为:/mnt/hgfs/自定义文件夹

Cadence设计原理图常用导出方案_第5张图片

f)Save to File保存完成窗口会自动关闭

原文链接:http://blog.eetop.cn/blog-1761019-6945284.html

你可能感兴趣的:(模拟设计工具使用)