E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
门电路
威盛电子- via ASIC 笔试题 2007-05-22
威盛ASIC笔试题及心得威盛电子- via ASIC 笔试题 2007-05-22 1、用给出的一些
门电路
,搭出表达式output=en_try?
·
2015-11-12 21:25
2007
第三章
门电路
1 半导体二极管开关特性 1 二极管的特性可以近似的用3.2.1的PN结方程和图3.2.2伏安特性曲线描述 如下图 二极管近似伏安特性和对应的等效电路 1 a电路表示vcc和r都很小时候二极管正向导通压降和正向电阻都不能忽视 2 b电路表示二极管正向导通电压不可以忽视,但是二极管正向导通电阻可以忽视 3 c电路表示二极管正向
·
2015-11-12 18:56
对上拉下拉电阻的作用作个总结(想了解的过来看看)
上拉是对器件注入电流,下拉是输出电流;弱强只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通
门电路
)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出
·
2015-11-12 16:12
总结
逻辑
门电路
的传播速度
理论上的数字逻辑设计重点关注的是逻辑
门电路
的传播延迟。相比之下,高频电子工程中的许多实际的问题通常只取决于一个更细微的指标:最小输出转换时间。图2.13举例说明了这一差别。
·
2015-11-12 16:10
逻辑
上拉电阻,下拉电阻
2、OC
门电路
必须加上拉电阻,才能使用。 3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。 4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻
·
2015-11-12 16:09
深入基本
门电路
http://www.cnblogs.com/yuphone/archive/2010/10/25/1860871.html 1 同步复位的D出发器 1 module test 2 ( 3 input rst_n, 4 input clk, 5
·
2015-11-12 13:04
不要自称是程序员,我十多年的 IT 职场总结
不要自称是程序员,我十多年的IT职场总结本文转载,出自点击打开链接如果我可以给每个工程教育增加一门课,它不会涉及编译器、
门电路
或是时间复杂度,而是一门介绍行业现实的入门课,因为没人教过这些,所以我们遭受了很多不必要的痛苦和折磨
gdut2015go
·
2015-11-10 09:00
程序员
职场
嵌入式学习笔记4-学前班
微机原理:侧重于计算机结构 数电:侧重于
门电路
1.GPIO和
门电路
输入输出引脚、上拉电阻、三极管 与门、或门、非门 中断 2.协议类 UART、I2C、SPI、NAND
·
2015-11-08 16:11
学习笔记
1组合逻辑电路--基本
门电路
1.1基本
门电路
1.1.1结构化描述方式 代码如下 View Code 1 module logics 2 ( 3 input iA, 4 input iB, 5
·
2015-11-07 10:31
组合
【算法26】不用+,-,×,/做加法
【思 路】学过数电的人都知道,+,-,×,/在计算机处理中的基本都是使用的全加器,而全加器在进行计算的时候用到了很多的逻辑
门电路
(具体的这些
门电路
我现在也想不起来了,呵呵),所以运算的基础其实就是二进制的逻辑运算的组合
·
2015-11-06 08:24
算法
CMOS构成的常见电路
CMOS
门电路
以MOS(Metal-Oxide Semiconductor)管作为开关元件的
门电路
称为MOS
门电路
。
·
2015-11-01 14:14
OS
POJ 3605 Sheryl's Circuit I
/*题意:就是给你一个有2^n个输入的
门电路
,初始输入为全0,问至少要改变输入开关多少次(即改变输入中0、1多少次)才能得到所需的0、1输出序列。
·
2015-11-01 09:17
360
解密电路中的上拉和下拉电阻
2、OC
门电路
必须加上拉电阻,才能使用。 3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
·
2015-10-31 13:01
解密
FPGA学习笔记
它是作为ASIC领域中的一种半定制电路而出现的,即解决了定制电路的不足,又克服了原有可编程器件
门电路
有限的缺点。 由于FPGA需要被反复烧写,它实
·
2015-10-31 09:01
学习笔记
韦东山linux视频第一期前两节观看收获
第一节 原理图之GPIO和
门电路
第一节里,简要介绍了一些模拟电路,内容
·
2015-10-31 08:52
linux
三态(Tri-State,T/S,Sustained Tri-State或S/T/S)信号
门电路
三态(Tri-State, T/S,Sustained Tri-State或 S/T/S)信号
门电路
三态信号(Tri-State
·
2015-10-31 08:39
in
电路常识性概念(7)-三态门与高阻态
三态门,是指逻辑门的输出除有高、低电平两种状态外,还有第三种状态——高阻状态的
门电路
。 高阻态相当于隔断状态(电阻很大, 相当于开路)。 三态门都有一个EN控制使能端,来控制
门电路
的通断。
·
2015-10-31 08:39
电路常识性概念(8)-MOS管及简单CMOS逻辑
门电路
原理图
现代单片机主要是采用CMOS工艺制成的。 1、MOS管 MOS管又分为两种类型:N型和P型。如下图所示: 以N型管为例,2端为控制端,称为“栅极”;3端通常接地,称为“源极”;源极电压记作Vss,1端接正电压,称为“漏极”,漏极电压记作VDD。要使1端与3端导通,栅极2上要加
·
2015-10-31 08:39
OS
使用继电器制作
门电路
F=A 与门 下面使用这种继电器实现三输入与
门电路
,其中带有J的符号表示继电器。和普通的串联开关一样,只有当三个输入端A、B、C同时加电的时候,F端才可能存在输出。
·
2015-10-28 08:02
使用
上拉和下拉电阻阻值选择
2、OC
门电路
必须加上拉电阻,才能使用。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
·
2015-10-23 08:12
选择
三态门及数据缓冲器 双向口的用法
1、三态门指逻辑
门电路
的输出不仅有高电平、低电平,还有高阻态 它有一个使能控制端EN ,一个数据输入端DATAIN和一个数据输出端DATAOUT 2、单总线缓冲器 它通常由多个三态门组成, 3、
·
2015-10-23 08:27
数据
GPIO和
门电路
GPIO:(GeneralPurposeInputOutput(通用输入/输出)简称为GPIO)使用方法大致为:1、参考芯片手册,设置控制寄存器(将引脚设置为输入、输出或者中断模式) 2、如果是输出引脚,就是往数据寄存器写入高电平或者低电平。如果为输入引脚就是读取数据寄存器的状态(高电平还是低电平) 3、中断,打断cpu的操作,继而去做一部分事情。输出引脚:输入引脚:上拉电阻:下拉电阻:非门:与门
u011641885
·
2015-07-05 15:00
深入浅出FPGA-4-数字电路设计基础
随着综合工具及自动布局布线工具的快速发展,日益完善与成熟,FPGA工程师跟电路打交道的机会越来越少,致使我们越来越不清楚实际电路的样子了,所以这一节就说一些数字电路的内容,回忆一下数字电路的本来摸样,
门电路
长什么样
phenixyf
·
2015-06-15 11:00
电子技术学习笔记from韦东山之看懂电路原理图基础知识
电路原理图中大概由三类元素组成1.GPIO和
门电路
:generalperipheralinput/ouput1.1输入、输出引脚、上拉电阻、三极管1.2与门、或门、非门1.3中断2.协议类2.1UART2.2I2C2.3SPI2.4NAND
白云onTheWay
·
2015-04-30 10:13
电子技术
协议类接口.内存类接口.
与
门电路
完整图
与
门电路
带电源完整图原理如图,RL远大于R1,如:R1=1KΩ,RL=100KΩ。
tiger_ibm
·
2015-03-25 09:00
与门电路
上拉电阻下拉电阻的总结
2、OC
门电路
必须加上拉电阻,才能使用。3、为加大输出引脚的驱动能力,有
Uncle_GUO
·
2015-01-10 02:00
上下拉电阻
单周期CPU及流水线CPU设计(1)---logisim部件设计
(如有转载,请注明出处,否则将追究)(1)基本介绍Logisim允许用户使用图形用户接口设计并仿真数字电路,它自身包含一些库,库中已有诸如基础
门电路
,存储器、多路选择器、译码器等简单器件。
Dongdong_Yang
·
2014-12-27 11:14
CPU设计
USB软件狗的设计及反破解技术
第一代软件狗通过短接并行口的某两根线,或者再加上一些电阻、电容、二极管等实现;第二代软件狗采用逻辑
门电路
跨接在并行口上,并采取适当的措施尽量避免软件狗和打印机之间的相互干扰;第三代软件狗的核心芯
dreign
·
2014-12-05 09:00
时序电路和组合电路
时序电路,是由最基本的逻辑
门电路
加上反馈逻辑回路(输出
sinat_20265495
·
2014-11-20 15:00
uva1607 - Gates
option=com_onlinejudge&Itemid=8&page=show_problem&problem=4482题意:给出一个与非
门电路
,在所有输入都为x的情况下,该电路会输出一个结果,让你将一些输入固定为常数
u014569598
·
2014-08-27 20:00
组合逻辑电路
组合电路的特点方框图 组合电路分析方法根据逻辑图写出逻辑表达式化简逻辑表达式列真值表确定输出变量的物理意义描述电路的功能组合电路的设计方法对实际逻辑问题进行抽象,定义输出变量和输入变量根据要实现的逻辑功能列真值表选用
门电路
类型从真值表列出表达式有效电平
·
2014-06-14 03:00
组合
TTL电路和CMOS电路比较
1性能比较TTL电路与CMOS电路连接1反相器电路解法一边接电流源一边接地2上啦电阻R,使得前级门截止的时候使得输出高电平更接近于电源电压 此时TTL和CMOS电源电压不相等,并且TTL电路选择OC
门电路
·
2014-06-14 02:00
OS
LUT..FPGA查找表
它是作为ASIC领域中的一种半定制电路而出现的,即解决了定制电路的不足,又克服了原有可编程器件
门电路
有限的缺点。
Sanjay_f
·
2014-06-08 15:36
shuzidianlu
实验一、四2输入端与非门功能测试 一、【实验目的:】1、了解与非门各参数的意义2、熟悉数字逻辑实验电路板的使用方法3、了解集成逻辑电路
门电路
的使用 二、【实验设备及器材】1、数字逻辑电路实验板
jasonmg
·
2014-06-06 00:02
集成电路
实验目的
电路板
实验设备
发光二极管
电源完整性设计
电源完整性(1)为什么要重视电源噪声芯片内部有成千上万个晶体管,这些晶体管组成内部的
门电路
、组合逻辑、寄存器、计数器、延迟线、状态机、以及其他逻辑功能。
kobesdu
·
2014-05-17 21:00
编码的奥秘
为了避免与bit产生不变要的联想,改成byte 2、二元码的世界 摩尔斯的编码、电报的编码等,都体现了二元码的编码思想 计算机系统的根基在于二进制,根植于布尔代数(形式逻辑/离散数学),离不开逻辑
门电路
xixicat
·
2014-04-16 00:00
ZED Board从入门到精通系列(八)——Vivado HLS实现矩阵相乘
之后随着集成电路进一步发展,
门电路
可以集成为寄存器、触发器、ROM等
kkk584520
·
2014-01-29 22:00
优化
HLS
zynq
Zed
Vivado
Javascript Char Codes (Key Codes)总结
我们知道,键盘上的每个键都对应着一个码,敲击键盘后,实际上是计算机硬件通过逻辑
门电路
产生二进制数字来表示这个码,然后传递给CPU。
wusuopuBUPT
·
2014-01-20 16:00
线与逻辑
线与逻辑OC门,又称集电极开路(漏极开路)与非门
门电路
,OpenCollector(OpenDrain)。为什么引入OC门?
Augusdi
·
2013-12-08 18:14
硬件设计
模电与数电简介
2.数字电子电路是有各种
门电路
组成。例如,与
门电路
、或
门电路
、与非
门电路
、三态门等等。 3.下面以与
门电路
为例,介绍一下与
门电路
的组成原理: 上图中,左边是与
门电路
的组成原理图。
wangjianno2
·
2013-11-27 10:00
数字电路的一些基本概念
3、OC门:又称集电极开路(漏极开路)与非门
门电路
,OpenCollector(
u011308691
·
2013-11-14 11:00
上拉电阻和下拉电阻
2、OC
门电路
必须加上
u011308691
·
2013-11-12 21:00
TTL和COMS
哈哈4,OC门,即集电极开路
门电路
,OD门,即漏极开路
门电路
,必须外界上拉电阻和电源才能将开关电平作为高低电平用。否则它一般只作为开关大电压和大电流负载,所以又叫做驱动
门电路
。
u011308691
·
2013-11-12 21:00
上拉电阻的作用(转
上拉就是将不确定的信号通过一个电阻嵌位在高电平,电阻同时起限流作用,下拉同理.上拉是对器件注入电流,下拉是输出电流,弱强只是上拉电阻的阻值不同,没有什么严格区分,对于非集电极(或漏极)开路输出型电路(如普通
门电路
xiaoleiacm
·
2013-10-30 20:00
二进制加法机的简单实现
现在的计算机是晶体管计算机,其实实现加法的途径还是逻辑
门电路
,通过晶体管连接的逻辑
门电路
就可以实现二进制加法
阿飞冲冲冲
·
2013-10-16 21:39
1.5节 卡诺图以及布尔代数(SOP,POS)part1
那么怎样才能随心所欲的设计逻辑
门电路
呢。答案就是利用数学工具。数学?!头痛!没关系,只要动手做,就一定能学会。说明一下,这里的形式采用和讲二进制时候一样。易懂而不罗嗦,以后忘了,来这一看就能想起来。
dnangellight
·
2013-10-08 06:00
表达式
pos
布尔代数
优先权
SOP
对于CMOS数字电路空闲引脚的处理
1.对于多余的输出端一般应该悬空; 2.对于一个集成块中多余不用的
门电路
或触发器,应该将其所有的输入端接地(或接正电 源Vcc); 3.对于与门、与非门多余的输入端,可将其接正电源Vcc;也可将其与使用中的输入端并接
cometwo
·
2013-09-28 23:00
怎么降低集成电路的功耗
1、使用MOS管
门电路
,尽量少使用TTL
门电路
。2、给电路设置休眠,待机状态,能够进入省电模式。3、将电路设计最简化。模块分布合理,减少布线。4、降低工作频率。
lihaichuan
·
2013-09-28 12:30
寄存器
存储器
集成电路
琐碎记录
怎么降低集成电路的功耗
1、使用MOS管
门电路
,尽量少使用TTL
门电路
。2、给电路设置休眠,待机状态,能够进入省电模式。3、将电路设计最简化。模块分布合理,减少布线。4、降低工作频率。
lihaichuan
·
2013-09-28 12:30
寄存器
存储器
集成电路
睡眠状态
门电路
硬件面试
6、用 D 触发器做个 4 进制的计数器 由于是4进制计数器,因此只需要两个D触发器即可,记进位输出为count,时钟信号为CLK,则利用D触发器和
门电路
组成的4禁止计数器如下图: 7、VCO
braveyly
·
2013-08-20 14:00
面试
上一页
11
12
13
14
15
16
17
18
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他