E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
门电路
(179)时序收敛--->(29)时序收敛二九
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点。(b)
FPGA系统设计指南针
·
2024-09-16 07:32
FPGA系统设计(内训)
fpga开发
时序收敛
(180)时序收敛--->(30)时序收敛三十
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点。(b)
FPGA系统设计指南针
·
2024-09-16 07:31
FPGA系统设计(内训)
fpga开发
时序收敛
(158)时序收敛--->(08)时序收敛八
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点。(b)F
FPGA系统设计指南针
·
2024-09-16 07:31
FPGA系统设计(内训)
fpga开发
时序收敛
(159)时序收敛--->(09)时序收敛九
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点。(b)F
FPGA系统设计指南针
·
2024-09-16 07:31
FPGA系统设计(内训)
fpga开发
时序收敛
(160)时序收敛--->(10)时序收敛十
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点。(b)F
FPGA系统设计指南针
·
2024-09-16 07:31
FPGA系统设计(内训)
fpga开发
时序收敛
(153)时序收敛--->(03)时序收敛三
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点。(b)F
FPGA系统设计指南针
·
2024-09-16 07:01
FPGA系统设计(内训)
fpga开发
时序收敛
FPGA复位专题---(3)上电复位?
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限
FPGA系统设计指南针
·
2024-09-16 07:31
FPGA系统设计(内训)
fpga开发
(182)时序收敛--->(32)时序收敛三二
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点。(b)
FPGA系统设计指南针
·
2024-09-16 07:29
FPGA系统设计(内训)
fpga开发
时序收敛
FPGA(Field-Programmable Gate Array,现场可编程门阵列)开发入门
以下是一个简要的FPGA开发入门指南:一、基础知识准备数字电路与逻辑设计:了解数字电路的基本概念,如二进制、逻辑
门电路
、组合逻辑电路、时序逻辑电路等。熟悉布尔代数和逻辑门的功能及其实现方法。
MAMA6681
·
2024-09-13 03:16
fpga开发
三态门与高阻状态
三态门,是指逻辑门的输出除有高、低电平两种状态外,还有第三种状态——高阻状态的
门电路
。高阻态相当于隔断状态(电阻很大,相当于开路)。三态门都有一个EN控制使能端,来控制
门电路
的通断。
「已注销」
·
2024-09-12 06:05
计算机组成原理
【Python/Java/C++三种语言】20天拿下华为OD笔试之【位运算】2023B-出错的或电路【欧弟算法】全网注释最详细分类最全的华为OD真题
文章目录题目描述与示例题目描述输入描述输出描述示例一输入输出说明示例二输入输出说明解题思路代码PythonJavaC++时空复杂度华为OD算法/大厂面试高频题算法练习冲刺训练题目描述与示例题目描述某生产
门电路
的厂商发现某一批次的或
门电路
不稳定
闭着眼睛学算法
·
2024-09-11 04:56
最新华为OD真题
#
数学
#
位运算
算法
python
java
(170)时序收敛--->(20)时序收敛二十
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点。(b)
FPGA系统设计指南针
·
2024-09-03 13:50
FPGA系统设计(内训)
fpga开发
时序收敛
000FPGA(Field Programmable Gate Array)概述
zhuanlan.zhihu.com/p/385475453FPGA(FieldProgrammableGateArray)现场可编程逻辑门阵列,属于专用集成电路中的一种半定制电路,是可编程的逻辑阵列,其能够有效解决原有的器件
门电路
数较少的问题
linford1026
·
2024-09-02 12:50
笔记
Python打发无聊时光:4.实现简单电路的仿真
看到这个标题肯定有人会问:好好的multisim、proteus之类的专
门电路
仿真软件不用,非要写一个简陋的python程序来弄,是不是精神失常了。
nnerddboy
·
2024-02-19 10:53
Python打发无聊时光
python
开发语言
2018-08-02 双二极管器件
BAT54C这个器件可以搭建与
门电路
。也可以利用二极管的单向导通性,搭建复用电路。
无敌啊左手
·
2024-02-15 05:50
IC的功耗源
动态电流,
门电路
输出切换时,由逻辑转换所引起的功耗。动态功耗与门寄生电容的大小、时钟的频率、供电电压、每个时钟通过整个电路的平均转换次数有关。在典型的应用中动态功耗占到总功耗的80%左右。
罐头说
·
2024-02-12 05:47
笔记:数字电路
数字电路第一章数制和码制第二章逻辑代数基础第三章
门电路
第四章组合逻辑电路4.1概述一、组合逻辑电路的特点二、逻辑功能的描述4.2组合逻辑电路4.2.1组合逻辑电路的分析方法4.2.2组合逻辑电路的设计方法
ITS_Oaij
·
2024-02-10 21:40
笔记:其他专业课
其他
TTL
逻辑
门电路
不不不!今天要介绍的是IP报文头部里的TTLTTL是TimeToLive的缩写,该字段指定IP包被路由器丢弃之前允许通过的最大网段数量。TTL是IPv4包头的一个8bit字段。
Enomothem
·
2024-02-07 13:28
《数电》理论笔记-第2章-组合逻辑电路
一,集成
门电路
1TTL
门电路
TTL
门电路
中双极型三极管构成,它的特点是速度快、抗静电能力强集成度低、功耗大,目前广泛应用于中、小规模集成电路中。
刘景贤
·
2024-02-07 11:06
笔记
电源完整性分析
一、电源噪声重要性 芯片内部有成千上万个晶体管,这些晶体管组成内部的
门电路
、组合逻辑、寄存器、计数器、延迟线、状态机、以及其他逻辑功能。随着芯片的集成度越来越高,内部晶体管数越来越大。
爱搞研究的阿灿
·
2024-02-06 08:49
单片机
stm32
物联网
嵌入式硬件
网络
FPGA编程入门——实现一位全加器
然后通过4个1位全加器的串行级联,完成一个4位全加器的原理图设计;再改用Verilog编程(3种模式:
门电路
、数据流和行为级描述),完成这个4位全加器设计,并观察Verilog代码编译综合
Flydreamss
·
2024-02-06 07:59
fpga开发
13 | 加法器:如何像搭乐高一样搭电路(上)?
上一讲,我们看到了如何通过电路,在计算机硬件层面设计最基本的单元,
门电路
。
_Rye_
·
2024-02-04 22:57
计算机组成原理
加法器
逻辑门器件替代选型,点击查看~
技术详情一、逻辑
门电路
简介数字电路是现代电子技术的核心基础,广泛应用在计算机、通信、控制等领域。
芯智雲城
·
2024-02-03 12:17
国产芯片选型替代
单片机
阿里云
Vivado中嵌入式逻辑分析仪ILA的使用(2)
基本原理就是用fpga内部的
门电路
去搭建一个逻辑分析仪,综合成一个ILA的core核伸出许多probe去探测信号线。下面逐步讲解在线debug的过程,主
Pilgrim2017
·
2024-01-29 15:16
FPGA
Vivado
【数字电子电路基础】智力竞赛抢答器
本设计为一种五人智力抢答器,其主要运用数字芯片及简单的
门电路
实现了数显抢答的功能,并且采用了数码显示管直接指示剩余时间,自动锁存
海绵丿星星
·
2024-01-29 13:05
数电设计
proteus
其他
半加器、全加器的实现和应用——《计算机科学概论》原书第七版 重点内容分析
门电路
实现半加器和全加器的原理门和电路问题分析半加器全加器门和电路如果想详细了解请访问门和电路——组合电路基本原理问题分析任何减法都可以转化为加法,对于二进制的加减法的运算可以查看二进制及原码、反码、补码
mottte
·
2024-01-24 19:16
计算机基础
学习笔记
(一)深度学习入门:感知机模型
一、感知机定义二、感知机与逻辑电路三、感知机的局限性四、感知机的优越性前言感知机是深度学习算法的基本单元,本文简单介绍了感知机的定义,探究了感知机与逻辑
门电路
之间的联系,在此基础上解释了感知机的局限性和优越性
油炸大聪明
·
2024-01-19 17:04
深度学习入门
深度学习
人工智能
数字电路基础
上拉电阻用于集电极开路
门电路
的线与,下拉电阻用
道恒动
·
2024-01-14 20:06
数字逻辑复习
目录必备材料第一章基本知识第二章逻辑代数基础第三章集成
门电路
与触发器同步时序逻辑电路分析同步时序逻辑电路设计必备材料考试都是正逻辑电路:高电平表示逻辑1,低电平表示逻辑0。
万福泉源
·
2024-01-13 23:32
硬件工程
人工智能
RS触发器
转自:【基础】RS触发器_两个或非门构成rs触发器-CSDN博客RS触发器为什么能“保持上一状态”触发器就是在常规的
门电路
的基础上加入了反馈,这样触发器就实现了存储数据的功能。
wmzjzwlzs
·
2024-01-13 00:00
数学/物理/化学
硬件工程
ASIC与FPGA哪个前景好?FPGA有必要转ASIC吗?
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数
宸极FPGA_IC
·
2024-01-11 11:26
fpga开发
fpga
嵌入式硬件
硬件工程
单片机
红绿灯故障报警电路(电工实验)
一、实验目的1.掌握用组合逻辑电路设计的步骤;2.掌握基本
门电路
的使用方法;3.提高分析故障及排除故障的能力。
日渐疯魔
·
2024-01-11 08:56
数据分析
数电实验:交通灯控制逻辑电路设计
2.熟悉集成
门电路
和集成触发器的结构,工作原理,主要参数。 3.掌握基本功能电路(编码器、译码器、全加器、多路转换器、移位寄存器和计
道无方
·
2024-01-11 08:20
数电实验
proteus
经验分享
FPGA介绍
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点。fpga特性FPGA是作为专
zhengyad123
·
2024-01-09 04:25
FPGA
浅谈Verilog代码的执行顺序
组合逻辑电路:由
门电路
组成,其某一时刻的输出状态只与该时刻的输入状态有关,而与电路原来的状态无关,并没有记忆功能。
STATEABC
·
2024-01-07 21:39
一般人学不会的FPGA
fpga开发
FPGA
verilog
数字电路中的
门电路
目录一、与门二、或门三、非门四、异或门五、与非门六、或非门七、同或门一、与门与门,英文名称是ANDGate,又称“与电路”:输入(A端)输入(B端)输出(Y端)000010111简单地说,就是有1才为1。二、或门或门,英文名称叫ORGate,又称“或电路”。输入(A端)输入(B端)输出(Y端)000011101111简单地讲,有1就为1三、非门非门,英文名称是NOTGate又称“非电路”输入(A端
IDdaxia
·
2024-01-06 09:39
单片机
门和电路——组合电路基本原理《计算机科学概论》原书第七版 重点内容分析
门电路
——组合电路基本原理什么是门和电路知识准备什么是门什么是电路门1.非门(NOTgate):2.与门(ANDgate):3.或门(ORgate):4.异或门(XORgate):5.或非门(NORgate
mottte
·
2024-01-06 01:21
门
学习心得
计算机科学
学习
两个74LS160芯片并联构成一个100基数计数器Multisim仿真设计
74LS160内部是由D触发器和逻辑
门电路
构成的。74LS160具有两个使能端ENP和ENT,高电平有效,具有一个清零端MR,低电平有效,在计数时需要接高电平。
colin工作室
·
2024-01-04 16:05
Multisim
14.0
嵌入式硬件
数字IC设计——数字电路基本元器件
现代数字集成电路基本由CMOS晶体管构成,而CMOS
门电路
由PMOS场效应管和NMOS场效应管以对称互补的形式组成,所谓“互补”,即利用互补型MOSFET,即pMOS和nMOS,二者成对出现构成互补电路
KGback
·
2024-01-03 23:03
#
数字IC设计
数字IC
南昌大学计算机电路基础学习通作业
南昌大学计算机电路基础学习通作业电路基本概念基尔霍夫定律
门电路
和组合逻辑电路1
门电路
和组合逻辑电路2
门电路
和组合逻辑电路3电路基本概念基尔霍夫定律
门电路
和组合逻辑电路115道判断题
门电路
和组合逻辑电路214
小昔超厉害
·
2024-01-03 13:59
学校科目
学习
【模拟电路】
门电路
-逻辑门
一、逻辑门二、与门三、或门四、非门五、异或门六、与非门七、或非门一、逻辑门逻辑门是数字电子电路中的基本构建块,用于执行不同的逻辑运算。每种逻辑门都有特定的输入和输出关系,实现了基本的逻辑功能。以下是一些常见的逻辑门:与门(ANDGate):输入:两个或多个输入。输出:当所有输入都是高电平时,输出为高电平;否则输出为低电平。或门(ORGate):输入:两个或多个输入。输出:当至少有一个输入是高电平时
咖喱年糕
·
2024-01-03 09:21
模拟电路
逻辑门
与门
或门
非门
异或门
与非门
或非门
(三)点亮你的LED
文章目录内容用到的模块同上篇博文代码内容点亮ct107d开发板上的led1用到的模块同上篇博文可以回看:((二)搞定烦人的蜂鸣器和继电器)的
门电路
部分代码无非就是在上一节课基础上加上:DeviceCtrl
Mr zhua
·
2023-12-31 05:39
蓝桥杯电子类
蓝桥杯
单片机
[数电]清华大学王红老师
视频中分为多个小节,详细介绍了数字电路的基础概念、逻辑
门电路
的构成、数字系统的扩展性以及信息的编码等内容。00:17教学日历:老师介绍了教学日历的使用方法,并提醒大家注意事项。
东北霸主劳德利
·
2023-12-29 08:14
全科笔记
人工智能
数电_第四章_组合逻辑电路
译码器实现逻辑函数多路数据选择器MUX4线1线MUX8线-1线MUX(74151)比较器一位比较器四位比较器加法器半加器全加器竞争与冒险分类与判别消除方式概述组合逻辑的特点:任何时刻输出仅取决于当前的输入;由
门电路
右边是我女神
·
2023-12-28 06:25
电子技术
fpga开发
电路设计(8)——计时器的multism仿真
右边的计时电路,采用74LS160芯片,通过级联、以及合理使用一些逻辑
门电路
,依次构成60进制、60进制、24进制的计时器。
嵌入式小李
·
2023-12-27 19:19
数字
模拟电路
数字电路
计时器
multism仿真
【python与机器学习3】感知机和
门电路
:与门,或门,非门等
目录1电子和程序里的与门,非门,或门,与非门,或非门,异或门1.1基础电路1.2所有的电路情况1.3电路的符号1.4各种电路对应的实际电路图2各种具体的电路2.1与门(andgate)2.1.1定义:A&B/AandB2.1.2andgate的写法2.1.3逻辑展开2.1.4电路图形2.1.5python里代码2.2或门(orgate)2.2.1定义2.2.2写法2.2.3逻辑展开2.2.4电路图
奔跑的犀牛先生
·
2023-12-27 18:38
机器学习
python
【期末划重点】电路与电子技术基础
章电路分析的几个定理第4章动态电路的分析方法第5章正弦稳态电路分析二、模拟电子技术基础第6章半导体器件的基本特征第7章晶体管基本放大电路第8章负反馈放大电路第9章集成运算放大器基础三、数字逻辑电路基础第12章集成逻辑
门电路
第
蘼子
·
2023-12-24 07:32
期末划重点
EDA设计基础练习题
EDA设计基础练习题:1、设计一个三输入或非
门电路
。
北国无红豆
·
2023-12-23 02:44
FPGA
fpga
数字逻辑触发器学习
1.2电路构成由
门电路
和反馈线构成。1.3特点(1)有两个稳定的状态:1和0。(2)在触发信号的作用下,根据不同的输入信号可以置成1或0状态。
小i青蛙
·
2023-12-22 22:06
数字逻辑
学习
数字逻辑
跑马灯实验
4.2实验原理及芯片本次实验用VerilogHDL语言来描述6个不同的2输入逻辑
门电路
,其中包括:与、或、与非、或非、异或和同或门,并给出仿真测试代码和约束文件代码,可通过仿真波形图和龙芯实验板
小i青蛙
·
2023-12-22 10:43
数字逻辑
fpga开发
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他