E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
zynq开发测试
如何在企业微信开发者中心使用内网穿透工具回调本地接口服务
文章目录1.Windows安装Cpolar2.创建Cpolar域名3.创建企业微信应用4.定义回调本地接口5.回调和可信域名接口校验6.设置固定Cpolar域名7.使用固定域名校验企业微信开发者在应用的
开发测试
阶段
小沈YO.
·
2024-01-16 13:48
企业微信
Zynq
7020 使用 Video Processing Subsystem 实现图像缩放
1、前言没玩过图像缩放都不好意思说自己玩儿过FPGA,这是CSDN某大佬说过的一句话,鄙人深信不疑。。。目前市面上主流的FPGA图像缩放方案如下:1:Xilinx的HLS方案,该方案简单,易于实现,但只能用于Xilinx自家的FPGA;2:非纯Verilog方案,大部分代码使用Verilog实现,但中间的fifo或ram等使用了IP,导致移植性变差,难以在Xilinx、Altera和国产FPGA之
攻城狮Wayne
·
2024-01-16 12:17
fpga开发
opencv matlab 混合编程,混合编程MatlabMS VisualStudioOpenCV 混编说明
编程环境和工具:WindowsXPSP3、MSVS2005、MatlabR2009、OpenCV1.0折腾:Matlab用于算法的
开发测试
,然后封装为DLL供C/CPP程序调用OpenCV用于简化图像操作
肝博士杨明博大夫
·
2024-01-16 11:17
opencv
matlab
混合编程
PHP项目如何自动化测试
测试要具备独立性独立分析业务需求,独立配置测试环境,独立编写测试脚本,独立
开发测试
工具。没有独立性,就没有一切。
测试界的世清
·
2024-01-16 11:02
技术分享
软件测试
自动化测试
php
开发语言
【Redis】windows上安装的Redis,并在springboot中配置并且连接详细(排坑)
比如在
开发测试
阶段,为了方便就直接使用自己windows装好redis进行简单测试了,在项目中不去单独配置yam的redis属性可以正常操作,但是在springboot的yam中配置redis连接属性时候却连不上
w7h1te
·
2024-01-16 08:25
redis
windows
spring
boot
Zynq
7000系列 PSPL交互之DDR数据读取正确性问题
PSPL交互之DDR数据读取正确性问题文章目录PSPL交互之DDR数据读取正确性问题前言前言之前负责PSPL交互处理时遇到的cache和DDR数据内容不一致导致读取数据错误的问题,想起来了简单记录一下
Zynq
La fille, Lynn!
·
2024-01-16 03:07
学习FreeRTOS
FreeRTOS
快速入门系列--AXI总线协议
最近想写一篇关于
ZYNQ
快速入门的文章,而由于
ZYNQ
的精髓实质上是如何建立ARM和FPGA之间的联系,所以准备先写一篇关于AXI协议快速入门的文章来打一下基础,也是顺便让我回忆一下AXI协议。
小林家的龙小年
·
2024-01-15 17:10
fpga开发
RK3399/RK3588+pcie+
Zynq
多核架构可穿戴设备设计方案
在很多领域,人们对可穿戴设备的可靠性有着非常高的要求。这些使用场景不仅丰富多样,而且复杂多变。这使得可穿戴设备不仅需要应对应用和系统本身的状态变化,也要考虑到设备所处环境所带来的异常情况。所以,针对不同安全等级的任务制定不同的调度策略,有利于可穿戴设备在复杂的运行环境下最大程度地保证系统的可靠性。3.2调度平台需求分析可穿戴设备具有应用场景丰富、任务类别众多等特点。然而对于大部分场景来说,能够提供
深圳信迈科技DSP+ARM+FPGA
·
2024-01-15 02:31
RK3588
瑞芯微
RK+FPGA
架构
zybo——嵌入式笔记
zynq
——嵌入式学习笔记(GPIO之MIO控制LED)GPIO是一个外设,用来对器件的引脚作观测(input)以及控制(output,通过MIO模块)。
爱写代码的刚子
·
2024-01-14 23:51
FPGA
笔记
单片机
stm32
FPGA_
ZYNQ
_XADC
提示:文章写完后,目录可以自动生成,如何生成可参考右边的帮助文档文章目录前言一、ADC介绍二、使用步骤1.搭建FPGABD工程1.1新建工程1.2搭建FPGABD工程1.3生成bit文件导入硬件加载SDK2.新建SDK工程3.代码分析代码分析总体步骤:前言使用芯片内部XADC采集片上电压以及温度一、ADC介绍Xilinx7系列的ADC是一个双12位分辨率的而且每秒一兆(MSPS,1Megasamp
小白520号
·
2024-01-14 15:04
fpga
【FPGA】Xilinx_
ZYNQ
7Z020——6. PS定时器中断
文章目录6.PS定时器中断工程创建SDK下载调试6.PS定时器中断工程创建复制之前的ps_hello工程在弹出的对话框中填写新的工程名“ps_timer”,选择创建工程子目录PS里的定时器,因为不需要管脚输出,就不用配置管脚SDK运行SDK&
xyz_
·
2024-01-14 15:04
FPGA
ZYNQ
PS端MIO的使用——FPGA Vitis篇
文章目录1.前言2.MIO介绍3.Vivado工程编写4.Vitis工程编写5.实验小结A.附录B.工程源码下载1.前言本实验介绍如何使用
ZYNQ
芯片PS端的MIO。
BIGMAC_1017
·
2024-01-14 15:34
FPGA
fpga开发
verilog
arm
Xilinx_
ZYNQ
7020_自定义IP开发文档
外链图片转存失败,源站可能有防盗链机制,建议将图片保存下来直接上传(img-2FaM6NWy-1582858270651)(media/aab71e0ee5f6d827823f26628900ce6d.png)]
ZYNQ
weixin_43354598
·
2024-01-14 15:04
技术文档
实验记录
嵌入式
linux
fpga
Xilinx
ZYNQ
简介
ZYNQ
是赛灵思公司(Xilinx)推出的新一代全可编程片上系统(APSoC),它将处理器的软件可编程性与FPGA的硬件可编程性进行完美整合,以提供无与伦比的系统性能、灵活性与可扩展性。
耐心的小黑
·
2024-01-14 15:33
#
ZYNQ学习笔记
fpga
zynq
arm
ALINX_
ZYNQ
_MPSoC开发平台FPGA教程:PL的点灯实验
前言目标:每秒翻转一次LED我会在前言中记录自己通过本实验学到的东西
ZYNQ
-7000的PL部分使用的时钟是200M的差分时钟,通过有源晶振提供(有源:一上电就产生时钟信号),而PS部分使用的也是有源时钟
崽崽今天要早睡
·
2024-01-14 15:02
#
▶FPGA入门例程
fpga开发
ZYNQ
学习笔记(三)---Xilinx软件工具介绍与FPGA开发流程
有了先前两节的基础,我们对
Zynq
-7000系列芯片的一些片上资源就有了一些初步的知悉,那么现在我们就要开始对这款芯片进行设计和开发了。
Zhou1f_SUDA
·
2024-01-14 15:32
fpga
arm
FPGA系统性学习笔记连载_Day4 Xilinx
ZYNQ
7000系列 PS、PL、AXI 、启动流程基本概念篇
四、
ZYNQ
芯片内部用硬件实现了AXI总线协议,包括9个物理接口,分别为AXI-GP0~AXIGP3,AXI-HP0~AXI-HP3,AXI-ACP接口。
ONEFPGA
·
2024-01-14 15:01
大数据
FPGA_
ZYNQ
(PS端)开发流程(Xilinx软件工具介绍)
【前言】1.1Xilinx
Zynq
SoC系列针对不同的应用领域,Xilinx公司设计开发了各种逻辑资源规模和集成各种外设功能的
Zynq
SOC器件,包括专为成本优化的
Zynq
-7000平台,面向高性能实时计算应用领域的
伊宇韵
·
2024-01-14 15:59
fpga开发
ZYNQ
开发(七)Linux开发之Petaliunx的设计流程(SD卡启动)
微信公众号上线,搜索公众号小灰灰的FPGA,关注可获取相关源码,定期更新有关FPGA的项目以及开源项目源码,包括但不限于各类检测芯片驱动、低速接口驱动、高速接口驱动、数据信号处理、图像处理以及AXI总线等1、创建Vivado硬件平台①在Windows系统下使用Vivado生成项目工程,生成.SDK后缀的文件②创建了一个名为petalinux的目录,并在petalinux目录下创建了hdf目录用于存
小灰灰的FPGA
·
2024-01-14 06:55
ZYNQ
linux
fpga开发
运维
夯实基础系列四:Linux 知识总结
对于大一些的互联网公司,系统可能会非常复杂,本地无法启动,一般都会采用专门的开发机给开发人员
开发测试
使用。
蜗牛互联网
·
2024-01-14 04:02
Linux
Linux
修复M1 芯片的Mac设备
而我是用来做
开发测试
用的,被RemoteManagement不方便,需要移除该管理。咨询公司IT后,他们先把我的设备序列号从AppleBusinessManager中移除掉。
yqowen
·
2024-01-13 21:24
如何
开发测试
框架?
基本概念库英文单词叫Library,库是由代码集合成的一个产品,供程序员调用。面向对象的代码组织形成的库叫类库,面向过程的代码组织形成的库叫函数库。框架英文单词叫Framework,框架是为解决一个或一类问题而开发的产品,用户一般只需要使用框架提供的类或函数,即可实现全部功能。工具英文单词叫Tools,在我看来工具与框架所做的事情类似,只是工具提供了更高层次的封装,屏蔽了底层的代码,提供单独的操作
测试界柠檬
·
2024-01-13 20:50
软件测试
软件测试
自动化测试
功能测试
程序人生
职场和发展
基于
ZYNQ
的千兆网项目(3)
基于
ZYNQ
的UDP实现项目简述UDP简述PL端设计PS端设计下板测试总结项目简述前面的文章讲解了TCP客户机与主机在
ZYNQ
上面的实现,其实说白了就是调用现成的API函数,这点与FPGA的设计其安全不同
朽月
·
2024-01-13 11:26
FPGA
Xilinx
FPGA开发
ZYNQ
VIVADO
2024秋招,百度测试开发工程师二面
给我问蒙了,说的使用缓存...面试官回答
开发测试
工具,利用测试平台对自动化测试怎么理解的?自动化测试和人工测试的区别手撕:列表元
Chowley
·
2024-01-12 13:27
测试开发
百度
压力测试
模块测试
单元测试
功能测试
可用性测试
zynq
7010/
zynq
7020系列FPGA的输入输出延时、建立保持时间(setup/hold)
zynq
7010/
zynq
7020系列FPGA的输入输出延时、建立保持时间(setup/hold)——
zynq
7000系列的建立保持时间需要从其开关特性手册中查询,本文参考了ds187手册中的相关内容,
大功率灯泡
·
2024-01-12 09:19
FGPA
fpga开发
zynq7000建立保持时间
setup
time
hold
time
Zynq
电源
ZYNQ
芯片的电源分PS系统部分和PL逻辑部分,两部分的电源分别是独立工作。PS系统部分的电源和PL逻辑部分的电源都有上电顺序,不正常的上电顺序可能会导致ARM系统和FPGA系统无法正常工作。
乾 乾
·
2024-01-12 09:16
fpga开发
008-关于FPGA/
ZYNQ
直接处理图像传感器数据输出的若干笔记(裸板采集思路)
、图像传感器的参数解析三、图像传感器中的全局曝光和卷帘曝光四、处理传感器图像数据流程1.研究当前图像传感器输出格式2.FPGA处理图像数据总结前言最近也是未来需要考虑做的一件事情是,如何通过FPGA/
ZYNQ
技术小董
·
2024-01-12 09:15
ZYNQ/FPGA实战合集
fpga开发
笔记
数码相机
构建2024年自动化策略,可以试试这15个自动化测试工具
自动化测试工具可以帮助
开发测试
人员轻松创建、运行和维护测试,并支持测试结果分析的集中视图。由于敏捷和DevOps实践作为软件测试的标准,因此建立清晰的自动化测试工
测试界的飘柔
·
2024-01-12 02:03
软件测试
职场经验
IT
测试工具
运维
职场和发展
自动化测试
程序人生
软件测试
面试
“15个必备的自动化测试工具,助你构建2024年的自动化策略!“
自动化测试工具可以帮助
开发测试
人员轻松创建、运行和维护测试,并支持测试结果分析的集中视图。由于敏捷和DevOps实践作为软件测试的标准,因此建立清晰的自动化测试工具评估策略至关重要。
小码哥说测试
·
2024-01-12 02:56
软件测试
技术分享
自动化测试
自动化
测试工具
postman
性能优化
功能测试
jmeter
自动化测试
Jmeter接口自动化01-JMeter简介
JMeter主要有以下几点原因:JMeter是基于Java的开源工具,扩展性强,可自定义开发插件;JMeter社区活跃,会定期更新、修改bug、优化功能;JMeter学习成本低,提供了方便的图形界面来编辑和
开发测试
脚本
测试老宅男扶摇
·
2024-01-11 19:31
Jmeter接口自动化
jmeter
自动化
运维
测试工具
浅谈一种规避iOS多线程Crash的方案
一直被广泛应用:资源利用率更好程序设计在某些情况下更简单程序响应更快但是因为多线程而导致的crash问题,也是令程序员非常头疼的一个问题,因为线程调度执行顺序的不确定性,造成了crash一般都是小概率出现,在
开发测试
阶段很难发现
酷爽
·
2024-01-11 14:40
iOS
江山易改本性难移之
ZYNQ
SDK QSPI固化bug及其解决方法
查资料发现从VIVADO2017.3版本开始,Xilinx官方为了使
Zynq
-7000和
Zynq
UltraScale+实现流程相同,在QSPIFLASH使用上做了变化,即
Zynq
-7000编程flash
Tracy喵喵
·
2024-01-11 14:01
#
应用笔记
bug
ZYNQ
QSPI固化
QSPI启动失败
EBAZ4205矿渣板
zynq
无法加载固件
1.故障现象:板子上电后无法加载固件,FPGAconfig_done指示灯不亮,JTAG可以扫描到PL和PS。2.故障排查在VIVADO中创建工程,添加了AXI_GPIO,导出到SDK中,在SDK中创建一个FSBL,下载BIT流后,使用FSBL进行单步调试。在运行到DDR检测部分代码的时候返回了错误的返回值,说明是DDR故障导致的FSBL无法继续向下运行去初始化硬件配置、检测启动模式引脚和加载FL
bifudoph
·
2024-01-11 10:11
EBAZ4205
fpga开发
嵌入式硬件
矿渣板EBAZ4205上电后能够启动固件,JTAG无法扫描到PL和PS
但是使用JTAG无法在VIVADO中扫描到
ZYNQ
的PL和PS。
bifudoph
·
2024-01-11 10:11
EBAZ4205
fpga开发
嵌入式硬件
JTAG 扫描不到EBAZ4205
ZYNQ
PS原因分析
1.MIO[2]引脚电平通过JATG调试
ZYNQ
芯片时,发现在进行PS端应用程序debug情况下提示无法找到ARM设备;但是在Vivado环境下能连接到设备,就是说PL端可以正常使用,PS端无法使用。
bifudoph
·
2024-01-11 10:08
EBAZ4205
单片机
嵌入式硬件
fpga开发
openwifi总体介绍
一、板子选择首先要确定自己的板子能不能用,我手里有
zynq
7020,通过查找资料[1],我发现我的应该是行的。参考资料1、AD936x+
ZYNQ
搭建OpenWIFI_碎碎思的博客-CSDN博客
youzjuer
·
2024-01-11 08:00
fpga开发
verilog
基于sdrpi的openwifi实践5:启动openwifi开始实验
(1),此处跳线选择
ZYNQ
的启动模式,如图PIN1和PIN2相连是SD启动模式。如果PIN2和PIN3相连是FLASH启动模式,如果PIN3和PIN4相连是JTAG启动模式(即在线调试模式)。
mcupro
·
2024-01-11 08:47
SDRPI
GIT学习实践
软件无线电
fpga开发
OpenWiFi简介与学习记录
1.OpenWiFi简介OpenWiFi是一个基于
zynq
+AD9361的软件定义无线电(SDR)设计,是IEEE802.11/WiFi协议的实现。作者是JiaoXianjun。
BIGWJZ
·
2024-01-11 08:39
SDR
wifi
sdr
fpga
嵌入式
kafka连接失败时springboot项目启动停机问题
问题:springboot整合kafka,作为消费端,对端的kafka系统是在生产环境,在本地
开发测试
时配置了对端的生产环境的kafka地址。
行善积德_Fei
·
2024-01-11 06:38
kafka
spring
boot
分布式
006-
Zynq
图像传输中cache刷新对视频的影响(讲究一个恰到好处)
文章目录前言一、cache是什么玩意儿?二、解决方法1.Xil_DCacheInvalidateRange函数2.未刷新前的问题3.带刷新后的效果总结前言也是移植过程中遇到的一个问题,尝试了一些解决方案,也算是解决了这个问题。这个问题出现在通过以太网传输分辨率为1280*720,帧率为30Fps的图像过程中。在初始化的时候,初始了Xil_DCacheDisable(void)这个函数,相当于直接用
技术小董
·
2024-01-10 13:41
ZYNQ/FPGA实战合集
fpga开发
Zynq
Cache
005-
Zynq
基操之如何去玩EMIO接口(走过路过千万不要错过)
文章目录前言一、EMIO是啥含义二、两种EMIO的使用1.PS端外设引出来的EMIO2.正常的EMIO口3.PS端驱动源码总结前言今天分享这个主要原因是,把最基础的EMIO接口弄清楚咋操作的,咱们就可以做一些由PS端控制PL端的器件小功能,最常见的就是我们驱动某些图像传感器时,需要配置一些信号啥的,包括复位信号,休眠信号这些(对,我说的就是你,ov5640的rst和pwdn信号),学会了最基础的操
技术小董
·
2024-01-10 13:11
ZYNQ/FPGA实战合集
fpga开发
Zynq
EMIO
004-
Zynq
实现SD卡存储灰度图片(彩色图片存储正点已开源)
二、SD卡实现步骤1.配置
Zynq
核中的SD卡接口2.PS端勾选xilffs3.PS端代码4.读卡器读取SD卡结果呈现总结前言最近在弄SD卡存储灰度图片,参考了正点原子的OV7725照相机实验,但发现最终存储出来打不开
技术小董
·
2024-01-10 13:10
ZYNQ/FPGA实战合集
fpga开发
SD卡
灰度图片存储
zynq开发
007-可调脉冲数触发之FPGA实现(
Zynq
也可驱动,带启动停止及完成中断输出)
文章目录前言一、设计思路二、代码及仿真1.资源消耗2.具体代码3.仿真波形总结前言此代码是在做显微镜高速聚焦系统中自己写的步进电机电机驱动源码,为了达到最快的驱动速度,因此选用脉冲触发方式进行驱动。在电机驱动的过程中往往需要对脉冲进行使能,启动,配置好输出N个脉冲,设置电机转动的方向,发送脉冲的过程中发送急停信号,停止当前的脉冲输出以及脉冲输出完后反馈回来中断触发信号。经过实测代码能够满足步进电机
技术小董
·
2024-01-10 13:37
ZYNQ/FPGA实战合集
fpga开发
脉冲触发
ZYNQ
VITIS LINUX配置流程
petalinux-create--typeproject--template
zynq
--namedts_emmccddts_emmc/petalinux-config--get-hw-description
寒听雪落
·
2024-01-10 09:14
linux
数据库
运维
通过HTTPS协议运行你的Flask程序
我们在开发Flask应用程序时,通常通过运行Flask自带的Web服务器来
开发测试
,这个服务器提供了基本的但功能完备的WSGI服务器。
zkt052320zkt
·
2024-01-10 07:55
flask
https
python
[译]通过HTTPS协议运行你的Flask程序
我们在开发Flask应用程序时,通常通过运行Flask自带的Web服务器来
开发测试
,这个服务器提供了基本的但功能完备的WSGI服务器。
weixin_33913332
·
2024-01-10 07:19
python
运维
后端
由表单重复提交引发的幂等性思考
最近在本地
开发测试
的时候,遇到一个表单重复提交的现象。其实原因很简单,因为网络延迟的问题,我点击了两次提交按钮,数据库里生成了两条记录。
weixin_30786617
·
2024-01-09 15:59
数据库
大数据
程序员转型之路Live笔记
一、确定是否继续做开发工作问自己开发工作感受,开发时间感受,成就感来源二、转型的分类是否换行业,是否换职能【从技术到管理、创业、自由职业】三、程序员转型方向项目经理产品经理需求分析文档
开发测试
售前售后讲师技术作家运维
Maker在杭州
·
2024-01-09 13:05
基于
ZYNQ
的双目视觉图像采集系统设计(二)
Image_controller模块包含2个子模块,如图1所示。I2C_OV5640_Init_RGB565.v模块实现IIC的接口协议和初始化配置,其下有两个子模块:I2C_Controller.v模块实现IIC的读写控制时序,I2C_OV5640_RGB565_Config.v模块则产生IIC寄存器初始化配置的地址和数据;image_capture.v模块实现图像采集和缓存功能。图1.Imag
QYH2023
·
2024-01-09 09:21
fpga开发
基于
ZYNQ
的双目视觉图像采集系统设计(四)
1、axi_hp0_wr.v模块代码解析该模块实现AXIHP总线写入数据到DDR3的操作。该模块的接口如下。rst_n为系统复位信号;i_clk、i_data_rst_n、i_data_en和i_data为FPGA逻辑需要写入到DDR3的数据输入接口。i_clk为同步时钟信号,i_data_rst_n用于复位FIFO,i_data_en拉高表示数据总线i_data有效,将被写入到FIFO中缓存。余
QYH2023
·
2024-01-09 09:21
fpga开发
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他