74LS74 D触发器组成四位异步加法计数器

 74LS74  D触发器组成四位二进制异步加法计数器

                                                 申请了一段时间了 太懒了 从来没有写过   写一个玩一下  新手  不喜勿喷  
学过的朋友都知道什么是D触发器  这里不再罗嗦   数电实验中原理图直接给出来了 接法   芯片为74LS74   这里对74LS74啰嗦一下 借用一下百度的东西  :
百度图片  :
74LS74 D触发器组成四位异步加法计数器_第1张图片  
74hc74,74ls74是一种双上升沿D触发器芯片,下面介绍他的引脚功能:
1Q、2Q、1Q_、2Q_输出端 
1CP、2CP     时钟输入端 
1D、2D      数据输入端 
CLR1、CLR2   直接复位端(低电平有效) PR1、PR2     直接置位端(低电平有效)

官方手册:
           74LS74 D触发器组成四位异步加法计数器_第2张图片

大家注意一下 SD 和CD两个引脚 这两个引脚的作用 这里啰嗦一下 
SD:  S 代表Set 也就是置位(给高电平)的意思   并且图中显示其低电平有效  其实也就是说 当这个芯片的引脚SD接一个低电平的时候  输出端固定输出高电平 (无论 D  和CP引脚如何变化 )
CD: C代表Clear 清除的意思(即置低 )同SD引脚一样 也是低电平有效   同上  当这个芯片的引脚CD接一个低电平的时候  输出端固定输出低电平 (无论 D  和CP引脚如何变化 
那么如此看来片子正常工作的话  这两个引脚都应该置高!待会我们做这个加发计数器 会用到CD引脚的功能
 好 下面上图  我们数电实验书上直接给出了连线方式(然而并没有告诉我们学生为什么这样做  蛋疼)    
 
74LS74 D触发器组成四位异步加法计数器_第3张图片


其中道理 我也不想去深究  直接上仿真    下面是我用Multism做的仿真
   74LS74 D触发器组成四位异步加法计数器_第4张图片

    解释一下   :  图呢 就是按照书本上那个连接的  首先呢 我个人觉得  每一个D触发器只能表示一位二进制 做成一个四位二进制的加法计数器呢  自然就需要四个D触发器  (就是用两个74LS74的啦) 我们得保证这个四位二进制异步加法计数器是从0000开始计数    那么如何保证他一开始就是的0000呢  这就需要用到我们前面提到的那个引脚CD端(清零嘛) 上电给他一个低电平 这样就可以保证 Q1-Q4是0000啦  然后再把这个CD引脚接上高电平  就OK啦 
    在我的仿真里面我用了一个单刀双掷开关 方便切换CD引脚的状态    下面用四个二极管来监测Q1-Q4的状态 大家可以自行观察四个二极管的亮灭 就可以发现Q1-Q4是从0000到1111依次递增变化的   并且我通过逻辑分析仪看脉冲也是这个结果 。其实统计的就是那个最右边CLK的脉冲的啦  他来一个脉冲 计数器就加1。
第一次写 很没有逻辑层次感 各位见谅  
自己也是刚开始学  很多东西表述的不太准确  甚至有一些错误 欢迎大家指教  
啦啦啦啦啦啦 .................................................







你可能感兴趣的:(74LS74,二进制加法计数器,mul,数字电路)