Verilog学习笔记10:建立Quartus Prime工程

本文介绍通过工程向导建立Quartus Prime的方法。


1、首先我们启动Quartus Prime,然后选择File-New Project Wizard,打开工程向导,如下图所示,里面介绍了通过向导建立工程的具体步骤,我们点击Next继续。

Verilog学习笔记10:建立Quartus Prime工程_第1张图片

2、在如下图所示的对话框中,选择工程的存储路径、工程名和顶层设计实体名,在这里需要注意的是一般情况下顶层设计实体名需要和工程名维持一致,而且实体名大小写明感,需要和设计文件的实体名精确一致。正确输入后,点击Next按钮。

Verilog学习笔记10:建立Quartus Prime工程_第2张图片

3、在下图所示的对话框中,选择工程类型,有“空白工程”和“工程模版”2个选项,如果使用“工程模版”可以从Design Store所指向的网址中去下载,不过现在Altera提供的“工程模版”现在并不针对MAX V系列,所以在这里我们选择“空白工程”就好,接下来我们点击Next按钮。

Verilog学习笔记10:建立Quartus Prime工程_第3张图片

4、接下来的对话框要求我们输入已经存在设计好的文件到工程中,由于本工程并不需要已经设计好的文件,我们点击Next按钮即可。

Verilog学习笔记10:建立Quartus Prime工程_第4张图片

5、接下来的对话框,让我们选择器件类型,我们首先在Family中选择MAX V系列,然后通过Package、Pin Count和Core speed grade进行器件过滤选择,本项目我们使用5M40ZE64C5,正确选择后,点击Next按钮。

Verilog学习笔记10:建立Quartus Prime工程_第5张图片

6、接下来是EDA工具选择,如下图所示,第1行是选择实体设计综合工具,第2行是选择仿真工具,第2行选择延时测试工具,第4行选择原理图综合工具,第4行是信号完整性工具,第5行是边界检测工具。如果在本机中装有相应的EDA工具,在这里进行正确选择就可以,否则就选择None用以使用Quartus Prime自身的工具即可。此选项在项目的设计过程中,还可以再次更改。设置好后,我们点击Next按钮。

Verilog学习笔记10:建立Quartus Prime工程_第6张图片

7、接下来是一个Summary,如果没有什么问题,我们就可以点击Finish按钮,完成工程的创建工作。

Verilog学习笔记10:建立Quartus Prime工程_第7张图片


至此,我们已经创建了一个CPLD MAX V工程。


转载请注明出处:CSDN:http://blog.csdn.net/qingwufeiyang12346


你可能感兴趣的:(CPLD)