学习ZYNQ之FPGA11(呼吸灯)

学习ZYNQ之FPGA11(呼吸灯)_第1张图片

本次实验为呼吸灯实验,实际上是调节占空比程序的编写,通过占空比的变化使led灯有亮到灭,由灭到亮。输入信号为时钟信号和复位信号,输出信号为led信号。占空比变化原理如下图:

学习ZYNQ之FPGA11(呼吸灯)_第2张图片

实验中用到的led灯为核心板上的led灯,管脚号为 J16。

module breath_led(
    input clk,
    input rst_n,

    ouput led
);
reg [15:0] period_cnt;
reg [15:0] duty_cycle;
reg        inc_dec_flag; // 规定0为递加,1为递减

assign led = (period_cnt >= duty_cycle)? 1'b1 : 1'b0;

always @ (posedge clk or negedge rst_n) begin
    if(!rst)
        period_cnt <= 16'd0;
    else
        if(period_cnt == 16'd50000)
            period_cnt <= 16'd0;
        else
            period_cnt <= period_cnt + 1'b1;
end
always @ (posedge clk or negedge rst_n) begin
    if(!rst_n) begin
        duty_cycle <= 16'd0;
        inc_dec_flag <= 1'b0;
    end
    else begin
        if(period_cnt == 16'd50000) begin
            if(inc_dec_flag == 1'b0) begin
                if(duty_cycle == 16'd50000)
                    inc_dec_flag <= 1'b1;
                else
                    duty_cycle <= duty_cycle + 16'd25;
            end
            else begin
                 if(duty_cycle == 16'd0)
                     inc_dec_flag <= 1'b0;
                 else
                     duty_cycle <= duty_cycle - 16'd25;
                    
            end  
        end    
    end
end
endmodule

程序中 inc_dec_flag 可以规定 0为递增,1为递减;反之也可以。

你可能感兴趣的:(FPGA)