低功耗设计

在数字系统中功耗主要包括动态功耗和静态功耗。

CMOS的动态功耗:是信号在0和1变化之间,电容充放电所消耗的功耗。我们知道,不仅仅CMOS器件有寄生电容,导线间也有电容。将电容C充电到电压Vdd所需要的能量CVdd^2

降低动态功耗技术:

1、动态电压调节

2、动态处理温度补偿

3、门控时钟和可变频率时钟

4、并行结构和流水线技术

5、低功耗单元库

6、低功耗状态机编码(Gray码)

7、cache的低功耗设计

8、处理器指令集优化设计计数

9、操作数隔离计数

CMOS的静态功耗:当CMOS不翻转/不工作时的功耗。在CMOS都不工作时,也就是晶体管都处于截止状态的时候,从VDD到GND并不是完全没有电流流过的,还是有些微电流从电源流到地,这个静态电流Idd称为电源和地之间的漏电流,跟器件有关(至于漏电流是怎么引起的,这里就不再阐述了)。

降低静态功耗技术:

1、工艺控制法

2、阈值电压控制法

3、输入向量控制法

4、电路控制法

你可能感兴趣的:(低功耗设计)