现在IO总线体系架构----PCI-E

PCI总线发展历史

       PCI总线是计算机的I/O总线,在90年代时替代了ISA总线,成为计算机中的局部总线一直使用至今。PCI总线在发展的过程中,不断自我革新,满足时代的需求。在短短10多年间,PCI总线历经了PCI、PCI-X以及PCI-E的演变历程。传统PCI总线具有32位数据宽度,33MHz的时钟频率,能够支持设备的即插即用、自动识别与配置。与ISA总线相比,不仅在性能上提升了一大截,而且在资源管理上也有质的变化。更为重要的是,ISA总线本质上是处理器总线的延伸,而PCI总线是与处理器总线无关的总线标准,不受制于处理器的类别,数据的传输需要通过桥设备进行转发。因此,ISA总线通常称为第一代I/O总线,而PCI是第二代I/O总线标准,这是一种技术发展的跨越。随着时代的发展,传统PCI总线的性能得到了挑战,越来越不能满足外设的需求。最为典型的是图像传输受到了PCI性能瓶颈的影响,因此,几年前的显卡设备都脱离PCI总线,单立门户形成了一个新的总线标准AGP,这显然是对PCI总线性能的一种否定。技术在不断发展,对高速传输需求的IO设备越来越多,Gbps网络、光纤通道都对传统PCI的性能提出了质疑,传统PCI总线已经不能满足此类应用的需求了。所以,在1999年提出了PCI-X协议规范,该总线具有64位总线宽度,最高能够达到133MHz的时钟频率,在性能上较PCI总线有了一个大的跨越。但是,PCI-X总线仍然是一种并行总线,其存在并行传输过程中的数据相位问题,因此,当PCI-X频率达到一定程度之后,总线带载能力就变的相当差。在133MHz总线频率时,PCI-X总线只能带一个PCI设备。PCI总线的发展遇到了并行总线的技术瓶颈,因此,PCI总线需要做总线结构的根本性变革。历史的车轮进入21世纪之后提出了PCI-Express总线,其将并行总线演变成了点对点的串行总线,在性能可扩展性方面跨入了一个新的台阶。所以,PCI-Express总线也可以称之为计算机的第三代I/O总线。

PCI-X对PCI总线的改进

       PCI-X总线经常应用于服务器设备上,其不仅仅对传统PCI总线的数据宽度和总线频率进行了升级,更为重要的是对传统PCI总线协议进行了改进,提高了总线效率。下面对PCI-X总线的主要改进点进行探讨。

       PCI-X总线最高能够达到133MHz的时钟频率,其得益于PCI-X总线采用了寄存器-寄存器的信号传输方式,而传统PCI总线对信号的接收与译码放在了一个时钟周期内,这种方法也称为即时协议。即时协议的优点在于一定程度上减少时钟脉冲个数;缺点在于难于提高时钟频率(译码电路会存在时间延迟)。PCI-X总线首先对信号进行锁存,在下一个时钟在对信号进行译码,这样的处理可以提高时钟频率。这种处理的方法本质上就是组合逻辑电路拆分的思想。这种拆分在一定程度上需要更多的时钟周期,由于在正常总线数据传输过程中不存在电路拆分,只有在总线事务起始阶段才有这样的需求,因此,PCI-X的这种改进不仅可以大大提高时钟频率,而且大大缩短了总线事务的处理时间,所以,PCI-X总线的时钟频率最高可以达到133MHz。

       对于传统PCI总线操作,如果目标设备不能立即完成请求,那么目标设备会向请求设备发送retry信号,推迟总线事务,请求设备会在一定时候再次访问目标设备完成请求。这样的处理浪费了总线效率。仔细体会一下,推迟总线事务模型本质上是一种查询式的处理模型,这种模型在请求设备能力高于目标设备时,性能变的很差,其会影响到总线上其他设备的事务。针对该问题PCI-X总线对其进行了改进,提出了总线事务分割的概念。也就是当目标设备不能立即完成请求时,发送分割响应给请求设备。请求设备会释放总线,当目标设备完成请求后,会主动启动一次PCI的总线事务,将请求设备所需数据主动传输给请求设备,从而完成请求事务。总线事务分割模型本质上是一种中断式的处理模型,减少了总线事务占用总线的带宽,提高了总线效率。

       PCI-X另一个非常重大的创举是引入了MSI机制。传统PCI总线采用的是共享中断模型,当PCI中断发生之后,中断服务程序会扫描总线上的所有设备,查看具体是哪个设备发生了中断,从而调用具体的中断服务程序(在Linux中通过链表维护了共享中断的所有服务程序)。这种中断模型大大浪费了服务程序的时间,特别当PCI设备达到一定程度之后,将会导致中断服务时间过程,发生中断丢失等问题。这种中断处理机制是一种“被动查询”的模型,而MSI则是一种“主动通知”的模型。当PCI设备发生中断事务之后,设备会主动的将中断向量号发送到指定的存储空间,然后触发CPU中断。处理器会根据指定存储空间的中断向量号调用具体的中断服务程序,不存在任何查询过程。为了实现MSI机制,PCI-X需要扩展PCI的配置空间,并且在设备枚举过程中需要为每个PCI设备分配MSI的中断向量号存储地址以及向量号。

       综上所述,PCI-X总线在PCI的物理层和逻辑层都做了较大程度的改进,增加了总线宽度,提升了时钟频率,优化了总线效率。由此我们也可以看出,一个发展很完善的标准都会存在某些应用上的缺陷,需要不断的优化和改进,更何况一个普通的系统?系统设计永远是一个由简入繁的过程,一步到位的设计可望而不可及。

PCI-E体系架构概述

       PCI-E对原有系统进行了结构层面的革新,下图是采用PCI-E总线架构的计算机体系结构。



       从图中可以看出,根复合体是PCI-E总线的root,其通过FSB总线与处理器进行互联,并且集成内存控制器,可以看成是传统系统的北桥(MCH)。交换开关与根复合体进行连接(在实现过程中交换开关可以集成到南桥,北桥与南桥通过DMI总线进行连接),交换开关可以扩展多个PCI-E端口,其可以抽象成多个传统的PCI桥,逻辑框图如下所示:



       PCI-E交换开关进行事务包的路由转发,其内部可以抽象成一条虚拟的PCI Bus,在一条PCI Bus上连接多个PCI Bridge,每个PCI Bridge对应一个PCI-E端口。因此,在PCI扫描软件枚举设备时,同样会枚举交换开关内部的PCI Bus,为其分配总线号。


       PCI-E总线是一种分层架构的协议规范,其主要分成如下三层:

1、  PCI-E事务层,处理PCI事务方面的工作,例如请求构造、路由等。PCI-E事务层定义了规范的协议头,在协议头中标识了请求的类型(IO读写、存储器读写或者配置读写)、请求地址、事务属性、请求ID等内容。PCI-E封装的报文称之为TLP,交换开关会根据报文头中的地址或者ID进行路由。在配置过程中,需要采用ID(总线号、设备号以及功能号等信息)进行路由,在正常数据通信过程中采用地址信息进行路由。在系统初始化过程中,每个交换开关的配置空间中都会初始化一份它所管理的地址空间范围,地址路由就是根据type1配置空间的地址信息进行的。PCI-E事务报文TLP生成之后会递交给链路层进行发送。

2、  PCI-E链路层,处理PCI链路方面的管理工作,例如链路传送应答和部分流控。链路层采用数据重传和应答机制处理收发报文,在发送TLP时,首先采用链路头对数据报文进行再次封装,然后将链路数据交给物理层进行发送。发送之后启动超时处理机制,在规定的时间内没有收到对方链路层的ACK应答包,那么认为此次链路传输失效,需要进行数据重传。如果接收到有效应答,那么发送链路层会清除发送缓存中的数据报文;反之,发送链路会重传数据报文。

3、  PCI-E物理层。该层处理数据编解码、链路训练、时钟管理以及串行、解串等方面的工作。PCI-E物理层采用2.5Gbps5Gbps10Gbps)、低压差分(800~1200mV)的数据传输方式,为了平衡各频点的能量,在物理层数据发送时采用伪随机码进行数据位乱序;为了达到DC平衡以及时钟信号恢复,将数据位乱序之后的报文进行8b/10b编码;为了解决符号内干扰问题,需要采用预加重(减重)技术处理发送的数据位,进行时域补偿;为了简化设计,接收设备与发送设备之间采用AC耦合的方式。一个PCI-E端口可能含有多个PCI-LanePCI通道),一般通道数为X1X2X4X8X12X16X32,对于多通道的PCI-E端口需要进行发送数据字节的剥离,这种思想类似于存储领域的RAID0技术,即一个报文可以通过多个通道同时传输,提高了通信带宽。在多通道(lane)聚合传输的过程中需要注意通道间的时序差异,这种差异需要在链路训练的过程中进行补偿。在系统复位之后,首先需要进行通信链路训练,训练之后收发双发的时钟可以同步,并且发送方会经常发送PLP空闲报文,保证双方始终信号同步。链路训练以及电源管理都是PCI-E物理层的重要组成部分。

PCI-Express物理层机制分析

PCI-Express总线的物理层相对于PCI总线而言发生了重大变化,PCI-Express是一种全新的串行总线。串行总线数据传输避免了并行总线在高速传输过程中所面临的时序问题,因此,与并行总线相比能够大大提高数据传输速度。本人对PCI-Express的物理层实现比较感兴趣,因此对PCI-Express总线的物理层实现机制进行了探索,下面对PCI-Express的物理层机制进行简单分析。

       PCI-Express物理层可以分为逻辑物理层和电气物理层两大部分:逻辑物理层主要解决数据编码、逻辑控制等工作;电气物理层主要解决串行数据传输、时钟恢复等工作。下图是PCI-Express物理层发送模块的原理框图:



       PCI-Express物理层发送单元的数据源由三大部分组成:第一部分是PCI-Express总线上层单元发送的数据,这一部分在缓存中;第二部分是物理层需要发送的特殊字符,例如符号间的分隔符,这种分割符通常选择8b/10b编码表中不存在的特殊字符;第三部分是物理层训练所需要的字符集,这部分字符集称之为链路训练字符集。这三大部分数据源通过选择开关进行选择。通常,一个PCI-Express的物理层芯片不仅仅只含有一个通道(Lane),可以包含多个Lane,例如X2X4X8等。对于多通道的PCI-Express物理层芯片需要解决发送数据的字节分配。假设一个PCI-Express物理层芯片含有两个Lane,那么在数据发送过程中,字节分配器会在这两个通道间轮流分配数据,第一个字节分配给第一个通道,第二个字节分配给第二个通道,第三个字节分配给第一个通道,依次轮循。多通道同时发送数据提高了数据传输带宽,达到了并行总线的效果。但是,由于多个通道之间会存在物理上的差异,因此,在物理层链路训练过程中需要对这种通道间物理上差异导致的数据相位差进行补偿。这种补偿需求对物理层芯片的设计是有要求的,物理层至少需要提供精度较高的可控延时单元。

       字节分配器会将发送数据传输给乱序器。在高速数字信号传播过程中会对其它系统产生EMI干扰,特别当发送信号的能量集中在某一特定频率上时,EMI问题显得尤为突出。为了解决该问题,提出了一种能量平衡的方法,这种方法就是能量乱序器。能量乱序器的本质是一种伪随机信号调制器,也就是将发送数据调制到了伪随机信号之上。具体做法是将发送数据与特定的伪随机信号进行了异或操作,从而达到乱序之后的信号能量比较均匀的分布在通频带上,逼近像噪声一样的传送数据信号。

       乱序器的输出信号需要进行8b/10b编码处理,8b/10b编码能够起到两方面的作用:一方面通过编码处理可以达到DC平衡的目的,PCI-Express的物理链路采用AC耦合的方式,如果发送的数据存在直流分量,那么通过长期的DC累积,就会导致数据间的干扰;另一方面,PCI-Express采用嵌入时钟的方式进行同步时钟信号的传送,这种方法通常采用数字锁相环的方式进行时钟信号提取,所以在数据发送过程中需要进行数据编码,将时钟沿信息嵌入到发送数据之中。为了提高编码效率,8b/10b编码器在实现过程通常采用查表的方式实现,可以将8b/10b分解成3b/4b5b/6b进行处理。编码处理之后的数据通过串行发送器将数据发送到信号线上。串行发送器是一个LVDS的数据发送单元,与接收单元之间采用交流耦合的方式,可以减少收发单元之间的互相干扰。需要注意的一点是,串行收发器采用交流耦合的方式会带来字符间干扰,例如,需要发送的数据串中存在长时间的1,在这长时间的1中只有一位0信息,由于长时间的1对电容进行了充电,所以0信息将很难驱动到有效电平,导致了0信息无法被接收单元识别。为此,物理层芯片通常采用了时域补偿的方法,对发送数据进行了预加重处理,对发送的第一个跳变信息位进行幅度加重处理,相对而言就对其它信息位进行了减重处理,这种处理就可以加强驱动了连续1中存在的0信息位,使得接收单元可以接收到正确的0信息位。PCI-Express总线的串行收发器的运行时钟频率通常在2.5GHz5GHz的频率上,因此需要注意阻抗匹配的设计,PCI-Express的传输线特性阻抗在100R左右,所以在收发端口需要连接100R的匹配电阻。

       PCI-Express物理层芯片上电之后需要进行链路训练,链路的训练采用物理层的链路训练报文。链路训练需要协商通信双方需要采用的通信时钟频率,并且匹配物理链路的信号连接方式。在链路训练期间还需要完成收发时钟信号的同步,使得链路处于active状态。由于数字锁相环具有一定延迟效果,所以当输入信号消失一段时间之后,数字锁相环不会进入失锁状态,但是如果长时间没有输入信号,那么锁相环将会进入失锁状态。所以,在物理层没有数据报文传输时,物理层会间隔一定时间给接收端发送时钟同步报文,保证物理链路处于active状态。

       个人觉得PCI-Express总线的物理层设计是整个总线系统的核心,其关系到PCI-E总线设计的成败关键。本人对于高速数据传输报有无限热情,后期还会重点关注PCI-E物理层的具体实现,另外,也想与从事这方面的朋友进行交流和分享。

附:PCI-E体系结构详解:http://blog.sina.com.cn/s/articlelist_1685243084_3_1.ht
电路方面与系统内核分析: http://bbs.ednchina.com/blog_index.jspa?blog_id=221783&viewall=true

你可能感兴趣的:(存储与编程)