Zynq学习(一)----AXI STREAM接口

AXI4-Stream协议是一种用来连接需要交换数据的两个部件的标准接口,它可以用于连接一个产生数据的主机和一个接受数据的从机。当然它也可以用于连接多个主机和从机。该协议支持多种数据流使用相同共享总线集合,允许构建类似于路由、宽窄总线、窄宽总线等更为普遍的互联。AXI4-Stream接口的信号线定义如下所示。比较重要的信号线有:

ACLK为时钟线,所有信号都在ACLK上升沿被采样;

ARESETn为复位线,低电平有效;

TVALID为主机数据同步线,为高表示主机准备好发送数据;

TREADY为从机数据同步线,为高表示从机准备好接收数据;这两根线完成了主机与从机的握手信号,一旦二者都变高有效,数据传输开始。

TDATA为数据线,主机发送,从机接收。

TKEEP为主机数据有效指示,为高代表对应的字节为有效字节,否则表示发送的为空字节。

TLAST为主机最后一个字指示,比如说一帧的最后一个像素,或者一行的最后一个像素。下一clk数据将无效,TVALID将变低。VDMA里一般用TLAST标志当前行最后一个像素。使用另外的mm2s_fsync信号作为帧同步信号。

TID,TDEST均为多机通信时的信号,这里不涉及,不予考虑。

TUSER用于标记位置或者特殊数据项,提供辅助信息(奇偶性,控制信号),识别一个包的段。

你可能感兴趣的:(FPGA)