用两片74138译码器拼接成4-16译码器

要求:

1.用2片3-8 译码器拼接成4-16 译码器

2.仿真验证电路的正确性

3.注意观察输出信号的毛刺(竞争冒险)

步骤:

1.打开Quartus II 9.1,新建项目,点击“New Project Wizard ”;用两片74138译码器拼接成4-16译码器_第1张图片u

2.建立完项目后,点击“New File”——“Block Diagram/Schematic”,建立空白原理图文件;用两片74138译码器拼接成4-16译码器_第2张图片

3.画原理图(双击原理图空白处或者在“Edit”——“Insert symbol”加入元件);

用两片74138译码器拼接成4-16译码器_第3张图片

4.编译并检查是否有错误(点击“Processing”——“start compilation”或者直接点小三角快捷图标);

用两片74138译码器拼接成4-16译码器_第4张图片

5.编译正确后开始仿真,新建VWF文件。点击“New File”——“Vector Waveform File”用两片74138译码器拼接成4-16译码器_第5张图片

6.双击仿真图左侧下面“name”处,弹出窗口后,点击“Node Finder”,然后点击“list”会出现所有管脚,我们添加需要观察的管脚;

用两片74138译码器拼接成4-16译码器_第6张图片用两片74138译码器拼接成4-16译码器_第7张图片

7.在仿真图上给需要添加输入波形的管脚添加波形;用两片74138译码器拼接成4-16译码器_第8张图片

8.点击“Processing”——“start simulation”或者直接点上方仿真快捷图标;用两片74138译码器拼接成4-16译码器_第9张图片

9.由上图波形可以看出波形中某些地方存在毛刺,这些地方就产生了竞争与冒险。


注:有时候画完仿真图后点击开始仿真会出现未加入仿真文件的提示,这时候点击“Assignments”——“setting”,在“simulation input”添加仿真文件用两片74138译码器拼接成4-16译码器_第10张图片用两片74138译码器拼接成4-16译码器_第11张图片

你可能感兴趣的:(FPGA)