伪双口ram工作原理单口及RAM、伪双口RAM、双口RAM与FIFO的区别

FPGA时序时序分析中的基本概念

FPGA设计中,常用到的数据缓存IP有FIFO和RAM,其中RAM又分单口RAM、伪双口RAM、双口RAM。

伪双口ram的工作原理,开始的时候以为有两个wea使能信号,一个管写入的数据和地址,一个管读出的数据和地址。但是真正仿真后才发现只有一个wea控制信号。在clka与clkb都为高电平的前提下,当wea为0时,ram只进行写操作,不读,当wea为1时,ram同时进行写和读操作

       单口与双口的区别在于,单口只有一组数据线与地址线,因此读写不能同时进行。而双口有两组数据线与地址线,读写可同时进行。FIFO读写可同时进行,可以看作是双口。
       双口RAM分伪双口RAM(Xilinx称为Simple two-dual RAM)与双口RAM(Xilinx称为true two-dual RAM)。伪双口RAM,一个端口只读,另一个端口只写;而双口RAM两个端口都可以读写。
       FIFO也是一个端口只读,另一个端口只写。FIFO与伪双口RAM的区别在于,FIFO为先入先出,没有地址线,不能对存储单元寻址;而伪双口RAM两个端口都有地址线,可以对存储单元寻址。
       异步时钟域的缓存只要是双口器件都可以完成。但FIFO不需对地址进行控制,是最方便的。



你可能感兴趣的:(FPGA)