part-5 电源抑制比DC-PSRR

理想运放中,运放的特性不会随着电源电压的变化而变化。但实际情况并非如此,实际上运放参数总是随着供电电源的变化而变化的,这就引出运放的一个重要参数:电源抑制比PSRR(Power Supply Rejection Ratio)。

当运放的电源电压发生变化时,会引起运放的输入失调电压的变化,这两个变化比值就是运放的电源抑制比,即 PSRR = △Vsupply / △Vios 。

通常用dB表示: PSRR = 20lg(△Vcc / △Vios) 。

有些手册也通过失调电压对电源变化的比值表示(单位是uV/V),这样就不用去找定义的比率dB值。这两种方法都让我们理解到运放对电源电压变化的抑制能力。

 

PSRR 为有限值的原因,也是来源于运放差分输入管的不完全匹配,下面着重讨论其影响。

以下是一个计算实例:假设电源抑制比为20uV/V,当电源电压变化500mV时,就会引起输入失调电压10uV的变化,如果放大倍数是2,则输出就会有20uV的变化,这就足以使一个16bits的ADC信号发生变化了(16位ADC最低位变化为15ppm of FSR,即整个(采样)范围的百万分之15)。当放大倍数比较大时,影响就更大了。

part-5 电源抑制比DC-PSRR_第1张图片

 

假设一个运放开始由±5V供电,后面电源电压变成+5.1,-4.9 供电,这相当于电压没有变化,其实运放无所谓正负电压,只要Vcc,Vee电压差满足要求就能正常工作。电势是相对的。

你可能感兴趣的:(运放参数的详解)