Cadence Allegro学习之原理图设计

原理图部分学习

工具:Design Entry CIS

设计目标:绘制原理图库与原理图,最终产生网表文件(PCB设计使用)。

1.1新建原理图工程

原理图工程以.opj结尾,原理图以.DSN后缀结束;原理图库以.OLB后缀

Cadence Allegro学习之原理图设计_第1张图片

1.2新建多个原理图部分

Cadence Allegro学习之原理图设计_第2张图片

右击可以设置成原理图部分。

1.3设置原理图纸张大小
Cadence Allegro学习之原理图设计_第3张图片Cadence Allegro学习之原理图设计_第4张图片

1.4tools 下可以设置工具窗口显示与隐藏

1.5options-P可以设置背景颜色等,设置点状与线状背景。

Cadence Allegro学习之原理图设计_第5张图片Cadence Allegro学习之原理图设计_第6张图片

1.6options-D可以设置原理图纸的大小等

Cadence Allegro学习之原理图设计_第7张图片Cadence Allegro学习之原理图设计_第8张图片

2制作库文件

2.1新建library

file-->new-->library(点击保存,设置库名称)

2.2创建元件 右键 new--》part

Cadence Allegro学习之原理图设计_第9张图片

2.3设置器件属性:名称,填写封装,类型等

Cadence Allegro学习之原理图设计_第10张图片

2.4设置好管教后 添加边框

Cadence Allegro学习之原理图设计_第11张图片

2.5放置器件

(可以添加不同路径的库文件进来)

Cadence Allegro学习之原理图设计_第12张图片


2.6view--》page

设置管教属性 状态


Cadence Allegro学习之原理图设计_第13张图片

2.7添加库文件,复制元器件进入自己库


Cadence Allegro学习之原理图设计_第14张图片

Cadence Allegro学习之原理图设计_第15张图片


2.8

支持不同原理图间 元器件的拷贝 、

原理图中的原价有错误 可以直接编辑库文件,然后更新原理图中对应的器件

器件的名称不允许重复 可以讲引脚属性设置成pow属性

2.9同page放置网络标号

Cadence Allegro学习之原理图设计_第16张图片

2.10不是同一页的网络标号放置offpage

Cadence Allegro学习之原理图设计_第17张图片


Cadence Allegro学习之原理图设计_第18张图片


2.11填写封装

Cadence Allegro学习之原理图设计_第19张图片

2.12更新缓存

Cadence Allegro学习之原理图设计_第20张图片Cadence Allegro学习之原理图设计_第21张图片

2.13DRC检查

Cadence Allegro学习之原理图设计_第22张图片

Cadence Allegro学习之原理图设计_第23张图片Cadence Allegro学习之原理图设计_第24张图片Cadence Allegro学习之原理图设计_第25张图片Cadence Allegro学习之原理图设计_第26张图片

2.14输出网表文件

(1)第一方网表文件,用于PCB设计。出现错误时需要修改至没错才会产生。

Cadence Allegro学习之原理图设计_第27张图片

Cadence Allegro学习之原理图设计_第28张图片

Cadence Allegro学习之原理图设计_第29张图片Cadence Allegro学习之原理图设计_第30张图片

(2)第三方网表文件

Cadence Allegro学习之原理图设计_第31张图片

2.15导出BOM表单

(注意添加封装信息)

Cadence Allegro学习之原理图设计_第32张图片Cadence Allegro学习之原理图设计_第33张图片





excel设置原理图库(soild converter软件 PDF-WORD)

原理图中可以右键 edit part来修改库文件并更新原理图。

 电器连接:W 网络标号:N(仅限制同一页使用)

你可能感兴趣的:(Cadence)