PLL锁相环简介

PLL锁相环

锁相环能够实现什么功能?锁相环能够实现分频,倍频,相位调制,占空比调整

锁相环分为模拟锁相环跟数字锁相环,这里我们介绍模拟锁相环

优点:具有输出稳定度高、相位连续可调、延时连续可调

缺点:温度过高或者电磁辐射过强的时候会失锁

锁相环是一个负反馈

PLL锁相环主要组成部分

接下来我们介绍锁相环中几个关键元件:

FD/PD:鉴频鉴相器,我们的参考时钟输入时钟与反馈时钟都是输入到鉴频鉴相器中,鉴频鉴相器对比这两个时钟的相位与频率差异,如果相等,那么鉴频鉴相器输出0,如果参考时钟频率大于反馈时钟频率,则输出一个变大的成正比的值,如果参考时钟频率小于反馈钟频率,则输出一个变小的正比的值

LF:环路滤波器,用于控制噪声的带宽,滤除高频噪声,使输出变得更加的平滑,如果鉴频鉴相器之前的波形抖动比较大,经过环路滤波器后抖动就会变小,趋近于信号的平均值。并且会根据鉴频鉴相器输入进来的值,输出不同幅值的电压信号。

VCO:压控振荡器存在一个基准的振荡频率,压控振荡器的特点是输入电压越高,则输出信号的频率越高,VCO输出信号我们做为反馈信号,传递给鉴频鉴相器进行比较

我们分频跟倍频是通过分频器实现的,在输入信号后面加入一个分频器,起到分频作用,在反馈信号加入一个分频器,起到倍频作用

通过以上我们形成了一个反馈,并使信号稳定在一个频率上

本文只是简单介绍,如有错误请多多包涵

你可能感兴趣的:(FPGA)