【FPGA/D7】

2023年7月26日

  • 串口传图到RAM并TFT显示 视频25
    • note
    • 要求:接收两个字节数据合并为一个16位数据并写入ram:
  • FIFO模型与应用场景 视频26

串口传图到RAM并TFT显示 视频25

note

存储器的使用,在开始读写或者结束读写的位置非常容易出现数据错误或者遗失

要求:接收两个字节数据合并为一个16位数据并写入ram:

判断低位,低位1为奇,0为偶
取data_cnt[16:1]=data_cnt/2
error:声明要在module img_rx_wr_tb();后面

FIFO模型与应用场景 视频26

要求:FPGA内部16位计数器,以50MHz的频率计数,随机截取计数器连续256个,串口发送到电脑上

你可能感兴趣的:(FPGA,fpga开发)