基于Cadence Allegro无盘设计操作流程


无盘设计
1.因为过孔具有电容效应,无盘设计能最大限度保证阻抗连续性,从而减小反射与插损;
2.减缓走线压力,降低产品成本与风险;
SetupConstraintsModelSpacing Models勾选Hole to line

基于Cadence Allegro无盘设计操作流程_第1张图片

基于Cadence Allegro无盘设计操作流程_第2张图片

SetupUnused Pads Suppression
基于Cadence Allegro无盘设计操作流程_第3张图片

光绘钻孔层注明无盘设计:Non-functional pads on internal signal layers must beremoved.
输出光绘文件的时候勾选suppress unconnected pads。
菜单栏选择ManufactureArtwork勾选suppress unconnected pads


你可能感兴趣的:(设计规范,pcb设计制作)