西南交大计组预备实验1:基于原理图方式的3-8译码电路的设计

说明:本系列仅作为对实验过程学习的一些记录。使用的软件为Quartus II 13.1。

安装教程:安装教程

软件里文字显示不完整的解决办法
 

友情提示:

1.实验报告书写要整洁,尽量是考虑好了再落笔,否则可能给分会低(true story)。

2.逻辑功能可写出真值表。

3.注意老师ppt上的验收要求

注意,为了简化电路,此处设计的是当使能信号s为0时,输出全为低电平0。

如果要实现s为0时,输出全为高电平的话,电路要复杂一些。可以先s接个非门,然后跟每个输入信号分别用或门连接再用与门连接。

原理图:

西南交大计组预备实验1:基于原理图方式的3-8译码电路的设计_第1张图片

 

仿真波形:

 西南交大计组预备实验1:基于原理图方式的3-8译码电路的设计_第2张图片

 说明:A向量赋值用count value即可。另外要有s为0的一段来显示输入无效时的功能。

 

 

注:1.调整显示的进制的方式(下演示图与本实验内容无关,均需要把鼠标放在波形图区域)

西南交大计组预备实验1:基于原理图方式的3-8译码电路的设计_第3张图片

 

2.对于向量,波形图赋值时可以整个向量地赋值

 西南交大计组预备实验1:基于原理图方式的3-8译码电路的设计_第4张图片

 

 

 

 

你可能感兴趣的:(计算机组成原理,fpga开发)