开发者分享|AMD Vitis™ Libraries Vision L3 Isppipeline U50/ZCU102 流程示例

一. 关于 AMD Vitis™ Vision Library
Vitis Vision 库是一组 90 多个内核,基于 OpenCV 计算机视觉库,针对 AMD FPGA、AMD AI Engine™ 和 AMD SoC 进行了优化。 Vitis Vision 库中的内核在 Vitis 工具套件中进行了优化和支持。下面是用户手册的链接:
https://docs.xilinx.com/r/2022.2-English/Vitis_Libraries/vision/index.html

二. 硬件和软件要求
Vitis Vision 库设计用于与 AMD Zynq™、AMD Zynq Ultrascale+™、AMD VCK190 和 AMD Alveo™ FPGA 配合使用。 该库已在 zcu102、zcu104、vck190、U50 和 U200 板上经过验证。

必要条件:

  • 有效安装 Vitis 2022.2 或更高版本以及相应的许可证。

  • 必须安装 Xilinx Runtime (XRT)。 XRT 为 AMD FPGA 提供软件接口。

  • 安装 OpenCV-4.4.0 x86 库(兼容 libjpeg.so)。 x86 库必须用于:

    a.L1 flow irrespective of target FPGA device being PCIe or embedded.
    b.L2/L3 flow when the target device is PCIe based
    c.L2/L3 flow when performing software emulation for an embedded platform.
    对于针对嵌入式平台的 L2/L3 Flow(针对hardware emulation and hardware b

你可能感兴趣的:(FPGA技术汇总分享,AMD,Vitis,fpga开发,硬件工程,嵌入式硬件,物联网,单片机,mcu)