verilog 加法器和 D触发器在一起实现的 电路图

        写verilog 好多时候,应该知道自己写的代码电路结构是什么样子, 下面分析一下:

        

module tb(
   input clk,
   input rst_n,
   input de,
   output [11: 0] cntx
);

 reg  [11: 0]  cntx;


  always @(posedge clk or negedge rst_n)
    begin
      if(~rst_n)
          cntx <= 12'h0;
      else if(~de)          
          cntx <= 12'h0;          
      else 
          cntx <= cntx + 12'h1;
    end

endmodule
用 synplify看了下电路结构:

       

你可能感兴趣的:(verilog 加法器和 D触发器在一起实现的 电路图)