E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
原理图PCB
第1节、电路连接【51单片机+L298N步进电机系列】
一、硬件清单①51单片机模块②恒流模块③开关电源④L298N模块⑤二相四线步进电机⑥电线若干二、接线2.1
原理图
2.2实物连接图三、L298N模块用法3.1模块功能说明3.2模块参数逻辑电压:5V-7V
皮皮黄-机电工程师
·
2024-02-06 23:00
皮皮黄
虚拟内存/虚拟存储器
系统层主要包含
PCB
,在
PCB
中有该进程的id以及状态等各种信息。用户层中包含了进程的任务信息,比如该进
character_0205
·
2024-02-06 21:36
linux
运维
OTG -- ULPI接口芯片USB3318讲解(二)
USBPHY芯片2ULPI接口与USBPHY芯片3USB3318简介3.1USB3318引脚定义3.2USB3318与ULPI接口时序3.3STM32F407OTGHS如何驱动USB33183.4USB3318
原理图
设计
binhaoPro
·
2024-02-06 20:23
OTG
单片机
嵌入式硬件
Vue-53、Vue技术vuex使用
2、什么使用vuex1、多个组件依赖于同一状态2、来自不同组件的行为需要变更同一状态vuex工作
原理图
使用1、安装vuex(注意vue2中,要使用vuex的3版本,vue3中,要使用vuex的4版本)vue2
一叶飘零晋
·
2024-02-06 14:58
vue
vue.js
javascript
前端
Allegro
PCB
如何关联
原理图
?
在用Allegro进行
PCB
设计时,我们可以点击Orcad
原理图
上的器件,然后
PCB
会自动跳转到该器件。那如何操作
PCB
上的器件点击跳转到
原理图
呢?这种方式可以提高设计的效率。具体操作如下。
行者有路hh
·
2024-02-06 13:22
Allegro进阶设计技巧
硬件工程
pcb工艺
电脑
智能手机
Allegro如何在关闭飞线模式下查看网络连接并显示引脚号
Allegro如何在关闭飞线模式下查看网络连接并显示引脚号在用Allego进行
PCB
设计过程中,有时候在关闭全部飞线的情况下,但想查看网络的连接位置。那如何快速查看网络连接,并显示器件的引脚号呢?
行者有路hh
·
2024-02-06 13:22
Allegro进阶设计技巧
硬件工程
pcb工艺
电脑
智能手机
Allegro因为精度问题导致走线未连接上的解决办法
在用Allegro进行
PCB
设计时,有时候会因为精度问题导致走线未连接上。还有在用Allegro进行
PCB
设计时,因为不小心操作移动了芯片,导致导线和引脚未连接上,也可以使用这个方法。
行者有路hh
·
2024-02-06 13:52
Allegro进阶设计技巧
硬件工程
pcb工艺
电脑
智能手机
Allegro如何输出器件坐标文件
Allegro如何输出器件的坐标文件,Allegro输出的坐标文件用于板厂的贴片生成
PCB
A板选择菜单栏File(文件)→Placement...
行者有路hh
·
2024-02-06 13:22
Allegro
PCB设计
硬件工程
pcb工艺
fpga开发
高速接口
PCB
布局指南(二)通用高速信号布线
高速接口
PCB
布局指南(二)通用高速信号布线1.
PCB
材料编织2.高速信号布线长度3.高速信号布线长度匹配4.高速信号参考平面tips:资料主要来自网络,仅供学习使用。
小幽余生不加糖
·
2024-02-06 13:21
技术笔记
硬件基础之高速信号
硬件工程
嵌入式硬件
无人机
Allegro如何设置铜箔自动避让走线
在用Allegro进行
PCB
设计中宏,如何让铜箔自动避让走线?1、在菜单栏选择Shape(形状)→点击GlobalDynamicParams...
行者有路hh
·
2024-02-06 13:21
Allegro
PCB设计
硬件工程
pcb工艺
fpga开发
Allegro如何把Symbols,shapes,vias,Clines,Cline segs等多种元素一起移动
Allegro如何把Symbols,shapes,vias,Clines,Clinesegs等多种元素一起移动在用Allegro进行
PCB
设计时,有时候需要同时移动某个区域的所有元素,如:Symbols
行者有路hh
·
2024-02-06 13:20
Allegro进阶设计技巧
硬件工程
pcb工艺
电脑
智能手机
开关电源用什么电容
开关电源电容使用介绍前言 先介绍一个不错的公司设计手册的网址,可以作为参考教程去看:设计手册.再看下TI公司的例子方案,下面是LM2576的一个
原理图
和
PCB
设计,
原理图
中我们的输入电容是大容量和小容量的并联
夕日坂
·
2024-02-06 09:30
b站唐老师视频学习
硬件工程
pcb工艺
硬件架构
MySQL组复制的介绍
通过结合
原理图
学习这些概念,可以很好的帮助我们理解组复制技术这一MySQL高可用方案,有利于提升我们对组复制的管理能力,以及为部署组复制和学习InnoDBCluter打下理论基础。
lu9up
·
2024-02-06 08:09
mysql
linux
HDMI ECC编码并行计算
HDMIECC编码并行计算ECC原理串行计算
原理图
片摘自hdmi1.4协议手册并行计算推导根据推得第8次输出用第0次输出结果与输入表示为最后第一次发帖,比较匆忙,见谅!后期会重新整理。
蚂蚁cd
·
2024-02-06 08:16
经验分享
fpga开发
FPGA编程入门:Quartus II 设计1位全加器
FPGA编程入门:QuartusII设计1位全加器一、半加器和1位全加器原理(一)半加器(二)1位全加器二、实验目的三、QuartusII设计半加器(一)新建工程(二)创建
原理图
(三)将设计项目设置成可调用的元件
一只特立独行的猪 ️
·
2024-02-06 07:06
FPGA学习笔记
fpga开发
Quartus-II入门(全加器)
文章目录前言一、相关概念1.半加器2.全加器二、
原理图
输入实现全加器1.半加器实现2.半加器仿真3.全加器实现4.硬件下载三、总结参考链接前言在做这里的学习之前,需要先把ModelsimSE安装好,Quartus-II
狴鲲
·
2024-02-06 07:36
嵌入式系统应用开发
单片机
1位全加器设计——
原理图
与VHDL设计初步
文章目录一、实验背景二、实验过程总结一、实验背景通过1位全加器的详细设计,掌握
原理图
输入以及Verilog的两种设计方法二、实验过程实验软件:quartusII13.0modelslimse10.2实验硬件
贪睡的小孩
·
2024-02-06 07:03
一位全加器的设计与实践
目录认识全加器半加器一位全加器输出
原理图
实现一位加法器创建工程半加器
原理图
输入全加器
原理图
输入Verilog实现一位加法器下载测试总结参考文章认识全加器半加器半加器是能够对两个一位的二进制数进行相加得到半加和以及半加进位的组合电路
小艺的小依
·
2024-02-06 07:00
linux
开发语言
嵌入式硬件
fpga开发
FPGA编程入门——实现一位全加器
FPGA编程入门——实现一位全加器文章目录FPGA编程入门——实现一位全加器实验目的一位全加器
原理图
实现一位全加器仿真验证烧录运行实验目的1、首先基于Quartus软件采用
原理图
输入方法完成一个1位全加器的设计
Flydreamss
·
2024-02-06 07:59
fpga开发
PCB
布局规范及其注意事项(纯干货)
1、极性器件的方向不要超过2种(电解电容,同类型IC),最好都按统一方向布局2、连接器的正面1.5毫米反面3毫米内不放置元件(不方便维修)3、插拔器件旁边3毫米内不放置元件,尤其注意应该垂直于插拔器件摆放(释放插拔应力)4、BGA器件周围3毫米不放置元件(方便走线和维修焊接)5、BMA器件的背面放置电容不能盖住BGA焊盘,影响X光检测(可以放置在二焊点中心对称线上)6、BGA放置的中心的的二面8毫
凌迟老头
·
2024-02-06 05:05
AD20
单片机
嵌入式硬件
STM32F407 CAN参数配置 500Kbps
步骤三、修改使用的引脚一定要查对
原理图
,因为CAN1有两组引脚可用:PA11+
【 STM32开发 】
·
2024-02-06 03:23
【HAL】
STM32
CubeMX
教程
stm32
CAN
CAN波特率
CAN500K
STM32F407 CAN参数配置 250Kbps
步骤三、修改使用的引脚一定要查对
原理图
,因为CAN1有两组引脚可用:PA11+
【 STM32开发 】
·
2024-02-06 02:27
【HAL】
STM32
CubeMX
教程
单片机
嵌入式硬件
STM32F407 CAN参数配置 1Mbps
步骤三、修改使用的引脚一定要查对
原理图
,因为CAN1有两组引脚可用:PA11+PA
【 STM32开发 】
·
2024-02-06 02:55
【HAL】
STM32
CubeMX
教程
单片机
嵌入式硬件
LAN8720网卡掉线|
PCB
网络不稳定
阻抗特性:再高速网络信号中,
PCB
走线需要达到指定的阻抗值。网线阻抗值:100ohm
zd845101500
·
2024-02-06 01:58
stm32
硬件设计相关
硬件工程
单片机
stm32
嵌入式硬件
【RK3399 Android10 二合一 支持GM8775C mipi转lvds 10.1寸屏幕适配】
【RK3399Android10二合一支持GM8775Cmipi转lvds10.1寸屏幕适配】文章目录【RK3399Android10二合一支持GM8775Cmipi转lvds10.1寸屏幕适配】
原理图
分析数据信号链路分析调试记录
LJ-SEU
·
2024-02-06 01:16
linux
android
Linux系统编程05--信号2
文章目录五、信号-2进程处理信号的行为
PCB
信号集信号集处理函数sigprocmask信号屏蔽字函数sigpending获取当前信号集的未决信号集信号捕捉设定用户自定义信号(利用SIGUSR1和SIGUSR2
闲鱼蜡蕉的摸鱼时光
·
2024-02-05 23:51
Linux学习
linux
Altium Designer 覆铜的时候3D模型下面无法覆铜的问题
之前产品曾经发现过这个现象,更新覆铜Repour的时候发现覆铜有好多缺口,测试其他的
pcb
文件则没有这个现象。具体有关以为是AD某项设置或者bug。经过研究发现,这些缺口和器件的3D部分能够吻合。
nuomigege
·
2024-02-05 17:19
pcb工艺
MC34063异常发热分析
拿到问题模块后,查看有一个MC34063周围的
PCB
有比较明显的高温痕迹,配套的电感也有明显的高温过热痕迹。
nuomigege
·
2024-02-05 17:18
硬件调试
硬件工程
嵌入式硬件
AltiumDesigner元件库之使用Ultra Librarian自动生成
通常一些电子元器件大厂的官网都会提供自家芯片的模型,器件简单,管脚较少可以自行根据规格书绘制,如果芯片比较复杂,功能管脚比较多,使用官方发布的模型生成
原理图
和
PCB
封装比较稳妥不易出错。
m0_61687959
·
2024-02-05 15:14
嵌入式硬件
2019年需要学习的专业知识
接下来的学习计划软件知识体系结构基础知识C/C++编程语言数据结构算法分析与实现中级知识编译器原理操作系统网络编程高级知识Linux内核源码分析硬件知识体系结构基础知识电路知识模拟电路数字电路计算机组成原理处理器体系架构实现应用性知识
PCB
大道而至简
·
2024-02-05 15:13
使用boost::asio 模拟JMeter做分布式压测网络部分框架
原理图
如下,image.png为了实现方便,master只做一个总控用,没有用来执行性能测试了。还有一点妥协是,master必须等所有node全部ready之后才能发送起测命令。
FredricZhu
·
2024-02-05 12:22
Cadence Allegro
PCB
设计88问解析(二十三) 之 Allegro中设置禁止走线打孔区域(添加Route keepout和Via keepout)
一个学习信号完整性仿真的layout工程师RouteKeepout和ViaKeepout是在
PCB
设计中经常遇到的两个概念,也就是禁止布线和打孔。
刘小同学
·
2024-02-05 12:52
信号完整性
Cadence
Allegro
PCB设计
网络
PCB设计
Cadence
Allegro
信号完整性
pcb工艺
【
PCB
专题】Allegro设置禁止铺铜区域但仍可以走线和打过孔
在
PCB
设计中我们有时候需要做一些净空区,但是净空区内有一些走线和过孔。如果使用RouteKeepout画一个框的话,那是不允许走线和打过孔的,会报DRC。
阳光宅男@李光熠
·
2024-02-05 12:52
原理图与PCB专题
嵌入式硬件
经验分享
【Allegro 技巧分享】如何在Allegro中创建实现可以走线但不能铺铜的区域
背景介绍:我们在进行
PCB
设计时,经常需要绘制一些禁止铺铜但是允许走线的区域,例如净空区,如果我们直接使用RouteKeepout绘制的话,虽然可以实现在此区域内禁止铺铜的效果,但是走线在此区域内也是不允许的
芯巧电子
·
2024-02-05 12:20
pcb工艺
人工智能
Allegro中设置让Route Keepout(禁止布线区)允许布线或打过孔的方法
RouteKeepout(禁止布线区)允许布线或打过孔的方法Chapter1Allegro中设置让RouteKeepout(禁止布线区)允许布线或打过孔的方法一、前言二、设置方法Chapter2CadenceAllegro
PCB
宁静致远2021
·
2024-02-05 12:48
Allegro
嵌入式硬件
cadence
13-设计可综合状态机的指导原则,本文对于Verilog设计方法学至关重要!
设计可综合状态机的指导原则1,组合逻辑电路设计1.1,8位带进位端的加法器模块设计1.1.1,RTL代码设计1.1.2,tb测试信号1.1.3,生成
原理图
1.1.4,SIM输出波形1.2,指令译码模块设计
向兴
·
2024-02-05 12:44
Verilog数字系统设计教程
fpga开发
Verilog前端设计
解决AD
原理图
中无法输入中文的问题
不知道碰到哪了,只能输入字母和数字,不能输入中文了,难受。。。1.2.3.然后一直确定就OK,最后重启一哈哈哈,恢复默认值了,真香。。。
火红色祥云
·
2024-02-05 09:53
随笔
9、nfs-subdir-external-provisioner
1.29.1持久化存储(nfs动态存储)1、部署nfsnfs服务端(k8s-master)#所有服务端节点安装nfsyum-yinstallnfs-utilssystemctlenablenfs-serverr
pcb
ind
Linux云计算+运维开发
·
2024-02-05 08:14
kubernetes
容器
云原生
GMII与RGMII接口相互转换(包含源工程文件)
经过前文讲解,开发板上使用的以太网PHY芯片是88R1518,
原理图
如下所示,留给用户的是RGMII双沿传输数据,时钟频率125MHz。
电路_fpga
·
2024-02-05 05:50
FPGA
以太网
xilix原语
fpga开发
PADS VX 2.7安装记录
PADS画
PCB
,Orcad用来画
原理图
,是一种常见的layout
PCB
板的方式。
GBXLUO
·
2024-02-05 01:46
PCB
DS
VX
2.7
PCB
在Linux中如何理解页表和进程地址
进程地址是进程读取资源的窗口2、页表决定了进程真实拥有的资源情况3、合理的对进程地址空间+页表进行资源划分,就可以对进程的资源进行分类这个过程应该如何去理解呢请看下面的图我们知道程序被加载到进程中,会产生相应的
PCB
十年磨一剑,霜刃未曾试
·
2024-02-04 23:16
linux
51单片机编程应用(C语言):矩阵键盘
矩阵键盘可以按行扫描也可以按列扫描,扫描原理很简单,变成之前的独立按键,比如按行扫描,看
原理图
如下,我们P17=0,另外三个置1,那么第一行就选中了,另外三行没有选中。
爱学C语音的猫
·
2024-02-04 23:39
51单片机编程应用
51单片机
c语言
嵌入式硬件
嵌入式学习第三篇——51单片机
目录1,嵌入式系统1,嵌入式系统的定义2,单片机的定义2,51单片机1,开发环境2,开发板使用的基本思路1,查看
原理图
,查看芯片手册2,获得调用硬件的管脚信息3,使用编译器敲入调试代码4,使用考录器将编译好的执行文件考入开发板
是一只鱼啦
·
2024-02-04 21:40
学习
51单片机
嵌入式硬件
单片机
gh0st远程控制——客户端界面编写(二)
以后程序需要扩展的时候,只需要在定义枚举变量的位置重新修改编号就可以了,这样全局的所有变量的编号就都跟着修改了由于列表这个数据结构在本项目中十分重要,所有需要放在一个每一个文件都能访问到的文件当中,比如"
pcb
.h
Tandy12356_
·
2024-02-04 16:14
网络安全
网络协议
windows
c语言
c++
macOS 10.13.4 (17E199) 显卡安装
http://bbs.
pcb
eta.com/viewthread-1781764-1-2.htmlhttp://bbs.
pcb
eta.com/viewthread-1780579-1-1.htmlhttp
钟老师
·
2024-02-04 16:26
#Verilog FPGA实现乐曲演奏电路
FPGA实现乐曲演奏电路音符对照表
原理图
代码实现音符对照表音名频率(Hz)半周期(us)12MHz分频系数音名频率(Hz)半周期(us)12MHz分频系数音名频率(Hz)半周期(us)12MHz分频系数低音
tz+
·
2024-02-04 15:45
FPGA
Verilog
Linux网络编程笔记
第4章程序、进程、线程进程:是运行着的程序,操作系统资源分配的基本单位(内存,CPU时间片等),也是计算机运行的基本单位,有进程控制表
PCB
,系统通过
PCB
对进程进行调度。
G-yjz
·
2024-02-04 15:45
Linux网络编程笔记
linux
EDA(Quartus II)——乐曲硬件演奏电路设计
如图1所示为乐曲硬件演奏的电路
原理图
。其中rom_liangzhu为歌曲“梁祝”部分音符数据产生器,cnt_1为地址发生器,decoder_1为初始值设置译码器
楠潼
·
2024-02-04 15:44
EDA实践
fpga
verilog
vhdl
FPGA项目(16)——基于FPGA的音乐演奏电路
如图1所示为乐曲硬件演奏的电路
原理图
。其中counter_1为地址发生器,music为音符数据产生器,decoder_1为初始值设置译码器,dv
嵌入式小李
·
2024-02-04 15:14
FPGA项目
fpga开发
音乐演奏电路
verilog
广告灯(利用取表方式)
2.电路
原理图
3.系统板上硬件连线把“单片机系统”区域中的P1.0-P1.7用8芯排线连接到“八路发光二极管指示模块”区域中的L1-L8端口上,要求:P1.0对应着L1,P1.1对应着L2,……,P1.7
随心的天空
·
2024-02-04 12:33
单片机学习
单片机
上一页
2
3
4
5
6
7
8
9
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他