E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
时序InSAR
单片机——通信协议
一.同步通信和异步通信(1)同步通信通信
时序
:同步通信是基于时钟信号的通信方式。发送端和接收端需要共享相同的时钟信号,以确定数据传输的时刻。
我来挖坑啦
·
2023-12-16 12:37
fpga开发
单片机
c语言
神器!这款 IDEA 插件能画各种图
PlantUML简介一门可以快速画图的设计语言:http://plantuml.com/zh/state-diagramPlantUML是一个开源项目,支持快速绘制
时序
图、用例图、
公众号:Java后端
·
2023-12-16 11:37
编程语言
数据可视化
微软
eclipse
项目管理
Eclipse 绘制架构图的插件
Eclipse有很多绘制架构图的插件可供选择,以下是其中几个比较常用的插件:Papyrus:Papyrus是Eclipse的一个可扩展的开源UML工具,可以用于绘制不同类型的架构图,包括类图、
时序
图、活动图等
超级大超越
·
2023-12-16 11:02
Eclipse
海思mipi屏驱动一
打到MPI接口屏对接部分,看到MPI屏配置流程如下:还需要另外一个文档,用于计算屏幕时钟
时序
,"\ReleaseDoc\zh\02.onlyforreference\software\"路径下,《RGB_MIPI
lzg2021
·
2023-12-16 10:27
海思开发专栏
接口技术第六章——输入输出接口及数据传输控制方式总结
I/O接口是CPU同外界进行信息交换的中转站使用接口的原因速度不匹配外设外慢
时序
不匹配各个外部设备都有自己的定时控制电路,以自己的速度进行传输,同CPU的
时序
不匹配信息格式不匹配,不同的
weixin_836869520
·
2023-12-16 09:50
[源码和文档分享]python数据分析(6)——挖掘建模(1)分类与预测
经过数据探索与数据预处理,得到了可以直接建模的数据.根据挖掘目标与数据形式可以建立分类与预测、聚类分析、关联规则、
时序
模式和偏差检测等模型。
ggdd5151
·
2023-12-16 09:29
LPDDR4 JEDEC标准测试实例解析--写操作
在LPDDR4的JEDEC标准中,写操作相关的
时序
参数要求基本都是围绕DQS信号,如下图所示,图中的单位“tCK”指的是时钟信号的工作周期:tCK的测试方法如下图所示:Writepreambleandpostamble
一只豌豆象
·
2023-12-16 06:09
测试与仿真
信号完整性
硬件工程
经验分享
科技
模块测试
车载系统
如何分配FPGA管脚
一般较好的方法是在综合过程中通过
时序
的一些约束让对应的工具自动分配,但是从研发的时间段上来考虑这种方法往往是不可取的,RTL验证与验证板设计必须是同步进行的,在验证代码出来时验证的单板也必须设计完毕,也就是管脚的分配也必须在设计代码出来之前完成
程老师讲FPGA
·
2023-12-16 05:55
fpga开发
PHY芯片快速深度理解
摘要:什么是phy为什么要熟悉RJ45网口网络七层协议两个模块进行通信什么是MDIO协议MDIO的作用MDIO没那么重要MDIO读写
时序
为什么说读取的phy最多32个什么是phy物理层芯片称为PHY、数据链路层芯片称为
武汉海翎光电
·
2023-12-16 03:23
网络
I2C 通信-stm32入门
因为I2C是同步
时序
,软件模拟协议也非常方便,目前也存在很多软件模拟I2C的代码,所以我们先介绍软件I2C,再介绍硬件I2C,至于哪个更方便,各自的优势和劣势,等介绍完后你应该会自有定论。
_Amor_
·
2023-12-16 02:58
stm32
stm32
mongodb
嵌入式硬件
多维
时序
| MATLAB实现TSOA-TCN-Multihead-Attention多头注意力机制多变量时间序列预测
多维
时序
|MATLAB实现TSOA-TCN-Multihead-Attention多头注意力机制多变量时间序列预测目录多维
时序
|MATLAB实现TSOA-TCN-Multihead-Attention多头注意力机制多变量时间序列预测预测效果基本介绍模型描述程序设计参考资料预测效果基本介绍
机器学习之心
·
2023-12-16 01:08
时序预测
TSOA
TSOA-TCN
Multihead
Attention
多头注意力机制
多变量时间序列预测
学习深度强化学习---第1部分----RL介绍、基本模型、Gym介绍
文章目录1.1节强化学习简介1.2节强化学习的模型1.3节Gym介绍视频所在地址:深度强化学习的理论与实践经典的强化学习有三种:1、基于动态规划的强化学习、2、基于蒙特卡洛算法的强化学习、3、基于
时序
差分的强化学习
饿了就干饭
·
2023-12-16 00:41
强化学习
强化学习
详解 TCP 和 UDP
https://mp.weixin.qq.com/s/8iyxF1tT3JhyHKdyeF1uAg目录一、概述二、初始传输层2.1TCP2.2UDP2.3TCP和UDP的区别三、端口号3.1标准端口号3.2
时序
分配法四
子木呀
·
2023-12-16 00:01
C/C++
嵌入式知识整理
TCP
UDP
流量控制
拥塞控制
实景三维(23南师大GIS真题)
实景三维实景三维(3DRealScene)是对人类生产、生活和生态空间进行真实、立体、
时序
化反映和表达的数字虚拟空间,是新型基础测绘标准化产品,是国家新型基础设施建设的重要组成部分,为经济社会发展和各部门信息化提供统一的空间基底
GISer_Jing
·
2023-12-15 19:37
GIS前沿
期末考试
人工智能
黑马程序员项目-苍穹外卖(毕业设计论文版)
苍穹外卖:一万六千字78页说明文档+源码免费分享+根据不同目录选择文档+包含用例图,活动图,
时序
图苍穹外卖(基于springboot+vue)瑞吉外卖升级版技术栈:SSM+SpringBoot+MySql
Coder JL
·
2023-12-15 19:06
java
计算机网络体系结构
计算机网络体系结构一、协议与划分层次1、网络协议网络协议(协议):为进行网络中的数据交换而建立的规则、标准、约定规定:交换数据的格式以及有关的同步问题同步:在一定的条件下应当发生什么事件,含有
时序
的意思网络协议三要素
知向谁边
·
2023-12-15 19:33
KaiwuDB 通过中国信通院“可信数据库”性能与稳定性评测
11月29日,中国信通院2023年下半年“可信数据库”评估评测结果正式发布,由KaiwuDB研发的开务数据库系统KaiwuDBV2.0达到信通院
时序
数据库性能、稳定性测试标准。
KaiwuDB 数据库
·
2023-12-15 17:44
数据库
IIC总线协议及具体编程(读取MPU6050数据)
目录同步
时序
与异步
时序
异步
时序
简介同步
时序
简介小结GPIO易遗漏知识点GPIO框图编辑各种输出模式输出时能否输入GPIO的默认上拉/下拉的作用(弱上拉/弱下拉)位带区域GPIO小结IIC总线协议IIC简介
文析
·
2023-12-15 16:22
通讯协议
单片机
嵌入式硬件
stm32
H3CIE_IS专题
isis与ospf的区别区域划分:骨干区域:网络类型:DR选举封装:扩展性:IS-IS的报文IIH:IS-ISHello报文,建立和维护邻接关系LSP:链路状态报文,传递链路状态的详细信息CSNP:完全
时序
报文
呦菜呦爱玩
·
2023-12-15 13:05
H3CIE
IE
ISIS
verilog基本语法-
时序
逻辑基础-记忆单元
概述:组合逻辑虽然可以构造各种功能电路,但是他有一个缺点就是输入改变时,输出会立即发生改变。因此历史信息不能被保存下来。两个能够保存信息的存储单元被设计出来,用于保存历史信息。一个是锁存器,另外一个是触发器。锁存器是电平敏感的,抗噪能力差,保存信息的准确性受到挑战。通常不会使用锁存器来保存信息,但是在FPGA中,保留了大量的锁存器的功能,这是因为触发器本身是由锁存器构造成的,保留锁存器功能并不会消
q511951451
·
2023-12-15 12:45
fpga开发
verilog基本语法
数据存储单元
锁存器
触发器
寄存器
一文讲解如何从 Clickhouse 迁移数据至 DolphinDB
DolphinDB是一款国产高性能分布式
时序
数据库,拥有图灵完备性的编程语言DolphinDBScript和高性能低延时的流计算框架,为海量结构化数据
DolphinDB智臾科技
·
2023-12-15 12:37
DolphinDB与大数据
clickhouse
数据迁移
DBMS
数据库
时序数据库
vivado约束方法4
时序
约束向导定时约束向导确定合成或上缺少的定时约束实现的设计。它分析了网表、时钟网络连接和现有的定时限制,以便根据《超快设计方法指南》提供建议用于FPGA和SoC(UG949)。
cckkppll
·
2023-12-15 12:03
fpga开发
特权FPGA 第二章 笔记
1.应用领域,与传统处理器比,实时性是一大优势;信号处理,协议接口;2.功能仿真,
时序
约束;3.注释应解释与实现的功能相关,而不是该语句本身;4.
chinxue2008
·
2023-12-15 11:25
fpga开发
西南科技大学数字电子技术实验七(4行串行累加器设计及FPGA实现)FPGA部分
3、掌握VerilogHDL的组合和
时序
逻辑电路的设计方法。4、掌握“小脚丫”开发板的使用方法。
Myon⁶
·
2023-12-15 11:46
数电实验
fpga开发
西南科技大学
数电实验
mutisim
数字电子技术
Prometheus
时序
数据库-磁盘中的存储结构
本文转载自解bug之路作者alchemystarlzy前言之前的文章里,笔者详细描述了监控数据在Prometheus内存中的结构。而其在磁盘中的存储结构,也是非常有意思的,关于这部分内容,将在本篇文章进行阐述。磁盘目录结构首先我们来看Prometheus运行后,所形成的文件目录结构在笔者自己的机器上的具体结构如下:prometheus-data |-01EY0EH5JA3ABCB0PXHAP
jeanron
·
2023-12-15 10:00
4K与8K 图像传输
时序
1、4K与8K图像传输的
时序
图note:
时序
的起始点参考DE的fallingedge2、4K与8K图像传输的
时序
4K图像
时序
参数FieldRateVICFigHfrontHsyncHbackHpolVfrontVsyncVbackVpolLnReferenceStandard50Hz96
GBXLUO
·
2023-12-15 10:20
协议
4K
8K
24秒篮球计数器
24秒定时电路器,他由秒脉冲发生器、计时器、编码显示电路、报警电路和辅助
时序
控制电路5个部分组成。
程序老猫
·
2023-12-15 09:42
数字电路
单片机
嵌入式硬件
GDPU 计算机组成原理实验 累加器
随机存取存储器R0:R0寄存器控制信号LDxx(load):从总线输入(加载)数据到xxxx-B:从xx输送数据到总线数据通路总框图运算类型电路预设置累加器电路图源文件将DR1、DR2和AR的-MR位置1,
时序
发生器的
兑生
·
2023-12-15 08:57
计组
学习
使用monocle 2进行拟
时序
分析
monocle做拟
时序
分析首先要构建CDS需要3个矩阵:expr.matrix、pd、fd,其次将Seurat中的对象转换为monocle识别的对象。
Seurat_Satija
·
2023-12-15 05:23
深度学习之全面了解网络架构
2.在
时序
应用中,我能否重用基于图像数据训练的架构?3.对于
时序
回归,我该如何选择合适的方法?4.对于小型数据集,我应该使用哪种网络架构?◆◆◆◆引言网络架构定义了深度
叁苏言
·
2023-12-15 04:20
深度学习
网络
架构
IIC和SPI结合实现室内温度计
define__IIC_H__#include"stm32mp1xx_gpio.h"#include"stm32mp1xx_rcc.h"#include"gpio.h"/*通过程序模拟实现I2C总线的
时序
和协议
cwlden
·
2023-12-15 03:12
单片机
嵌入式硬件
EOS.IO技术白皮书
1.背景2.区块链应用的要求支持成百上千的用户免费使用简单升级和bug修复低延时
时序
性能:一些应用因为顺序依赖关系的执行步骤而不能使用并发算法实现。
MichelleZm
·
2023-12-15 02:22
innovus:generateRCFactor对比第三方spef方法
拾陆楼知识星球入口preroute/postroute以及signoff工具之间rcfactor直接影响,各阶段
时序
与最终signoff工具之间的差别。
拾陆楼
·
2023-12-15 02:59
后端
学习
【论文阅读】Video-to-Video Synthesis
Vid2Vid建立在pix2pixHD基础之上,加入
时序
约
李加号pluuuus
·
2023-12-15 01:41
论文阅读
论文阅读
人工智能
计算机视觉
性能监控体系:InfluxDB & Grafana & Prometheus
InfluxDB是一个由InfluxData开发的,开源的
时序
型数据库。它由Go语言写成,着力于高性能地查询与存储
时序
型数据。
bug捕手
·
2023-12-15 00:29
grafana
prometheus
docker安装配置prometheus+node_export+grafana
简介Prometheus是一套开源的监控+预警+时间序列数据库的组合,Prometheus本身不具备收集监控数据功能,通过获取不同的export收集的数据,存储到
时序
数据库中。
骑马的蜗牛
·
2023-12-15 00:28
docker
prometheus
grafana
时序
分解 | Matlab实现DBO-VMD基于蜣螂优化算法优化VMD变分模态分解时间序列信号分解
时序
分解|Matlab实现DBO-VMD基于蜣螂优化算法优化VMD变分模态分解时间序列信号分解目录
时序
分解|Matlab实现DBO-VMD基于蜣螂优化算法优化VMD变分模态分解时间序列信号分解效果一览基本介绍程序设计参考资料效果一览基本介绍
机器学习之心
·
2023-12-14 23:26
时序分解
DBO-VMD
DBO
VMD
蜣螂优化算法优化
变分模态分解
时间序列信号分解
回归预测 | MATLAB实现IBL-LSSVM【23年新算法】逻辑优化算法优化最小二乘支持向量机的数据回归预测 (多指标,多图)
MATLAB实现IBL-LSSVM【23年新算法】逻辑优化算法优化最小二乘支持向量机的数据回归预测(多指标,多图)效果一览基本介绍程序设计参考资料效果一览基本介绍1.多特征输入单输出,回归预测也可以替换为分类或
时序
预测
机器学习之心
·
2023-12-14 23:26
回归预测
IBL-LSSVM
逻辑优化算法优化
最小二乘支持向量机
数据回归预测
多维
时序
| MATLAB实现RIME-LSSVM【23年新算法】基于霜冰优化算法(RIME)优化最小二乘向量机(LSSVM)多变量时间序列预测
多维
时序
|MATLAB实现RIME-LSSVM【23年新算法】基于霜冰优化算法(RIME)优化最小二乘向量机(LSSVM)多变量时间序列预测目录多维
时序
|MATLAB实现RIME-LSSVM【23年新算法
机器学习之心
·
2023-12-14 23:26
时序预测
RIME-LSSVM
RIME
LSSVM
霜冰优化算法
优化最小二乘向量机
多变量时间序列预测
Xilinx FPGA——ISE
时序
约束“建立时间不满足”问题解决记录
一、现象最近使用赛灵思的FPGA设计项目时,出现
时序
约束失效问题。点进去发现如下:一个始终约束没有生效,有多处报错。二、原因出现这个问题的原因是,建立时间不满足。
仲南音
·
2023-12-14 22:21
fpga开发
集成电路要学习哪些课程?
学习数字电路可以帮助学生掌握数字电路中的基本原理和设计方法,包括布尔代数、卡诺图、组合逻辑设计和
时序
逻辑设计等内容。2.模拟电路模拟电路
程老师讲FPGA
·
2023-12-14 20:00
fpga开发
梧桐
其实只是桐叶易落,并不是对于
时序
有特别敏感的“物性”。梧桐落叶早,但不是很快就落尽。《唐明皇秋夜梧桐雨》证明秋后梧桐还是有叶子的,否则雨落在光秃秃的枝干上,不
青朋优多
·
2023-12-14 20:15
GEE——利用Landsat系列数据集进行1984-2023EVI指数趋势分析
简介:利用Landsat系列数据集进行1984-2023EVI指数趋势分析其主要目的是进行长
时序
的分析,这里我们选用EVI指数,然后进行了4个月的分析,查看其最后的线性趋势以及分布状况。
此星光明
·
2023-12-14 20:09
GEE学习专栏
java
前端
javascript
Landsat
图表
时序
gee
风速预测(二)基于Pytorch的EMD-LSTM模型
Pytorch的EMD-LSTM模型预测3.1数据加载,训练数据、测试数据分组,数据分batch3.2定义EMD-LSTM预测模型3.3定义模型参数3.4模型结构3.5模型训练3.6结果可视化往期精彩内容:
时序
预测
建模先锋
·
2023-12-14 17:12
时间序列预测
pytorch
lstm
python
风速预测(一)数据集介绍和预处理
往期精彩内容:Python-凯斯西储大学(CWRU)轴承数据解读与分类处理电能质量扰动信号数据介绍与分类-Python实现Python房价分析(一)pyton爬虫
时序
预测:LSTM、ARIMA、Holt-Winters
建模先锋
·
2023-12-14 17:42
时间序列预测
python
lstm
vivado
时序
方法检查6
这可能导致硬件故障,因为与前向时钟关联的端口的
时序
分析与器件上所发生的操作不匹配。解决方案修改create_generated_clock约束以定义与传入时钟
cckkppll
·
2023-12-14 13:31
fpga开发
超大规模集成电路设计----FPGA
时序
模型及FSM的设计(八)
绝大部分资料来自中国科学院段成华教授PPT超大规模集成电路设计----RTL级设计之FSM(八)7.1CPLD的
时序
模型7.1.1XPLA3
时序
模型7.1.2具体
时序
组成(重点)1.PadtoPad(tPD
MinJohnson
·
2023-12-14 12:59
FPGA/Verilog
数字集成电路
fpga开发
Redis查询之RediSearch和RedisJSON讲解
目前RedisMod中包含了如下增强模块:RediSearch:一个功能齐全的搜索引擎;RedisJSON:对JSON类型的原生支持;RedisTimeSeries:
时序
数据库支持;RedisGraph
上善若泪
·
2023-12-12 13:58
干货分享 | TSMaster小程序启动和停止的自动化控制流程
在实际应用场景中,用户常常需要按一定逻辑和
时序
来控制TSMaster内置功能模块的启动和停止,TSMaster软件内置有C/Python小程序和图形程序,开发者可以通过编程对这些模块的运行进行精确控制。
TOSUN同星
·
2023-12-06 22:36
TSMaster功能模块介绍
小程序
自动化
运维
【23-24 秋学期】NNDL 作业9 RNN - SRN
1.实现SRNRNN【循环神经网络】通过使用带自反馈的神经元,能够处理任意长度的
时序
数据,如下图所示:图来自【RNN及其简单Python代码示例_rnnpython代码-CSDN博客】而SRN,也就是简单循环神经网络
今天也是元气满满的一天呢
·
2023-12-06 21:17
深度学习
rnn
人工智能
深度学习
上一页
20
21
22
23
24
25
26
27
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他