E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
CPLD
I2C通信之稳定性问题探讨
关键词:I2C亚稳态低速信号去抖动【前奏】系统中需要在
CPLD
中实现I2CSLAVE功能,用于和CPU的I2C接口进行通信,以实现系统GPIO口的扩展。
millyzb
·
2020-08-07 10:01
技术类
纪客老白【每日答疑】设备的背板设计问题!
当然微波模块里面也有FPGA或者
cpld
之类的控制电路。白纪龙老师解答如
纪客老白
·
2020-08-06 10:15
纪客老白每日答疑
数据库
前端
后端
运维
深度学习
STM32学习笔记之正交编码器…
1473143.HTM最近做一个项目,主控芯片用STM32RBT6,要用到光栅尺,本来带一个控制器的,通过控制器的232可以读取光栅尺的数据,但这个控制器太大,设备中放不下,于是,考虑自己做一个,网上看到很多有用
CPLD
lxalxy
·
2020-08-04 15:23
硬件学习系列——设计之中——1电源设计的总体方案
电源设计的总体方案:纹波噪声上电顺序1、确定较大元器件的各个电压:3.3V、2.5V、1.8V、1.5V、1.2V;2、估算CPU、PHY、FPGA、
CPLD
、单片机、存储器等,各个电压等级的最大电流;
alala120
·
2020-08-04 13:07
电源
电路
Xilinx FPGA中使用PicoBlaze处理器软核
PicoBlaze是8位微处理器,在Xilinx公司的Virtex、Spartan-II系列以上FPGA与CoolRunner-II系列以上的
CPLD
器件设计中以IP核的方式提供,使用是免费的(百度百科
xddc
·
2020-08-04 08:25
FPGA
ZYNQ-什么是IP核
随着
CPLD
/FPGA的规模越来越大,设计越来越复杂(IC的复杂度以每年55%的速率递增,而设计能力每年仅提高21
温温尔耳
·
2020-08-03 21:06
ZYNQ
笔记
ISE工具和它生成的文件
在ISE系列软件中,
CPLD
/FPGA设计的实现主要包括转换(Translate)、映射(Map)、布局布线(Place&Route)和时间参数提取(Timing)等几个方面。
qinxi
·
2020-08-03 20:53
SOPC
【ZYNQ学习之FPGA开发】二、FPGA快速上手,基础知识(总结版)
一、FPGAPLD-可编程逻辑器件
CPLD
-复杂可编程逻辑器件【基于乘积项的与或逻辑阵列】FPGA-现场可编程逻辑门阵列【基于查找表的CLB阵列】两者虽然有差异,但也只是硬件层面,在编程上是没有区别的!
ReCclay
·
2020-08-03 10:20
#
Soc
FPGA学习之ZYNQ
基于FPGA的数字电路实验(一):实验准备及示例项目
FPGAFPGA(Field-ProgrammableGateArray),即现场可编程门阵列,它是在PAL、GAL、
CPLD
等可编程器件的基础上进一步发展的产物。它是作为
SuperBeauty
·
2020-08-02 17:13
数字电路
FPGA学习笔记
第2节FPGA芯片结构1.2.1FPGA工作原理与简介如前所述,FPGA是在PAL、GAL、EPLD、
CPLD
等可编程器件的基础上进一步发展的产物。
superuser007
·
2020-08-02 13:54
硬件开发
FPGA
HackRF One硬件架构及参数简介
图1HackRFOne硬件架构图[1]PC机通过USB接口与NXPLP43xx微控制器通信微控制器通过并行总线及GPIO模拟的JTAG接口与
CPLD
连接MAX5864对【发送的数据】进行数模转换DAC,
开源SDR实验室
·
2020-07-31 14:48
HackRF
在 UHD 下使用USRP2和N系列
但是有些类型的SD卡不能同
CPLD
进行交互:该卡可能是SDHC,它不支持同
CPLD
的交互。该卡有意外的时间特性。鉴于上面的这
abing0513
·
2020-07-31 11:05
4*4矩阵键盘的扫描原理
废话少说,先上图:对初学者来说这篇文章会有点难,可以先研究一下如何用51单片机点亮一个发光二极管和基于
CPLD
-EPF10K10
Phenixyf
·
2020-07-30 12:08
MCU
51
电子信息专业学生,出来之后要干什么呢?
从事单片机(8位的8051系列、32位的ARM系列等等)、FPGA(
CPLD
)、数字逻辑电路、微机接口(串口、并口、USB、PCI)的开发,更高的要求会写驱动程序、会写底层应用程序。
nicholas_dfx
·
2020-07-29 21:10
电子专业方向
从事单片机(8位的8051系列、32位的ARM系列等等)、FPGA(
CPLD
)、数字逻辑电路、微机接口(串口、并口、USB、PCI)的开发,更高的要求会写驱动程序、会写底层应用程序。
hanxiaohu88
·
2020-07-29 19:46
学习文章
基于STM32和
CPLD
可编程逻辑器件的等精度测频技术
基于STM32和
CPLD
可编程逻辑器件的等精度测频技术在电子工程、资源勘探、仪器仪表等相关应用中,频率测量是电子测量技术中最基本最常见的测量之一,频率计也是工程技术人员必不可少的测量工具。
gtkknd
·
2020-07-29 18:43
fpga
FPGA设计的常用思想与技巧(转)
FPGA设计的常用思想与技巧2007-04-3016:54:51大中小本文讨论的四种常用FPGA/
CPLD
设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化,都是FPGA/
CPLD
逻辑设计的内在规律的体现
gioc
·
2020-07-29 18:54
CPLD
中可读可写寄存器的设计
一、需求分析:在CLPD中加入可读可写寄存器,通过操作读使能、写使能、地址和数据总线实现。二、设计实现:(1)verilog实现代码如下://filename=test.v;//author=shin;//date=20191220;moduletest(clk,rst_n,re,we,addr,data);inputclk;inputrst_n;inputre;inputwe;input[7:0
Shin_Chan
·
2020-07-29 16:46
硬件
FPGA设计的八个重要知识点
1.面积与速度的平衡与互换这里的面积指一个设计消耗FPGA/
CPLD
的逻辑资源的数量,对于FPGA可以用消耗的FF(触发器)和LUT(查找表)来衡量,更一般的衡量方式可以用设计所占的等价逻辑门数。
XYD118
·
2020-07-29 10:00
什么是JTAG及其使用方法
处理器经常使用JTAG来实现调试/仿真功能,而且所有的FPGA和
CPLD
都利用JTAG来实现下载程序功能。
毕健
·
2020-07-29 09:55
IOT
Others
FPGA/
CPLD
学习心得体会-送给入门学习的你(后附郭天祥FPGA视频教程)
FPGA在目前应用领域非常,在目前的单板设计里面,几乎都可以看到它的身影。从简单的逻辑组合,到高端的图像、通信协议处理,从单片逻辑到复杂的ASIC原型验证,从小家电到航天器,都可以看到FPGA应用,它的优点在这里无庸赘述。从个人实用角度看,对于学生,掌握FPGA可以找到一份很好的工作,对于有经验的工作人员,使用fgpa可以让设计变得非常有灵活性。掌握了fpga的设计,单板硬件设计就非常容易(不是系
从零开始学单片机设计
·
2020-07-29 07:41
FPGA
CPLD
编程
仿真
FPGA和
CPLD
对比与入门
入门介绍:1、EMP240使用很广泛了,8元一片。EMP240顾名思义具有240个宏单元,或者说240个触发器,或者理解成240个bit的存储单元。2、仿真分2步,写逻辑时用QUARTUS自带的仿真;逻辑写完后,最好用modelsim专门仿真。3、如果你需要100个逻辑单元,实际用的可能是120个,因此要留出20%的余量。4、一个小技巧,针对EPM240和570来说,常用的封装TQFP100,这2
tom9544
·
2020-07-29 06:44
FPGA/CPLD
FPGA&
CPLD
学习心得
FPGA&
CPLD
学习心得1.硬件设计基本原则1)速度与面积平衡和互换原则:一个设计如果时序余量较大,所能跑的频率远高于设计要求,能可以通过模块复用来减少整个设计消耗的芯片面积,这就是用速度优势换面积的节约
狼性天下
·
2020-07-29 05:07
FPGA学习
FPGA设计的四种常用思想与技巧
FPGA/
CPLD
的设计思想与技巧是一个非常大的话题,由于篇幅所限,本文仅介绍一些常用的设计思想与技巧,包括乒乓球操作、串并转换、流水线操作和数据接口的同步方法。
cycm
·
2020-07-29 05:28
FPGA/CPLD
FPGA工作原理与简介
如前所述,FPGA是在PAL、GAL、EPLD、
CPLD
等可编程器件的基础上进一步发展的产物。
EDA365????
·
2020-07-29 00:30
fpga
CPLD
-FPGA论坛
1.OPENCORES.ORG这里提供非常多,非常好的PLD了内核,8051内核就可以在里面找到。进入后,选择project或者由http//www.opencores.org/browse.cgi/by_category进入。对于想了解这个行业动态人可以看看它的投票调查。http://www.opencores.org/polls.cgi/listOpenCoresisaloosecollect
weixin_34106122
·
2020-07-28 18:24
最热门的
CPLD
-FPGA论坛
1.OPENCORES.ORG这里提供非常多,非常好的PLD了内核,8051内核就可以在里面找到。进入后,选择project或者由http//www.opencores.org/browse.cgi/by_category进入。对于想了解这个行业动态人可以看看它的投票调查。http://www.opencores.org/polls.cgi/listOpenCoresisaloosecollect
waylonzhai
·
2020-07-28 15:07
FPGA
FPGA基本工作原理
FPGA的基本工作原理FPGA是在PAL、GAL、EPLD、
CPLD
等可编程器件的基础上进一步发展的产物。
木非
·
2020-07-28 15:21
工作
编程
flash
语言
c
32个最热
CPLD
-FPGA论坛
32个最热
CPLD
-FPGA论坛推荐的书:《VERILOG数字系统设计教程》夏宇闻北京航空航天大学出版网站推荐:http://www.51eda.com/bbs/http://www.edacn.net
gtkknd
·
2020-07-27 22:37
fpga
LUT..FPGA查找表
第2节FPGA芯片结构1.2.1FPGA工作原理与简介如前所述,FPGA是在PAL、GAL、EPLD、
CPLD
等可编程器件的基础上进一步发展的产物。
Sanjay_f
·
2020-07-27 21:26
FPGA资料网站
FPGA/
CPLD
论坛里的一个帖子Y"nJ#rX7H0Yq}&pr01.OPENCORES.ORGEDA中国门户网站!Oy#dy)H这里提供非常多,非常好的PLD了内核,8051内核就可以在里面找到。
cl2006ky
·
2020-07-27 20:07
FPGA开发
比较好的三段式状态机verilog范例
三段式描述方法虽然代码结构复杂了一些,但是换来的优势是使FSM做到了同步寄存器输出,消除了组合逻辑输出的不稳定与毛刺的隐患,而且更利于时序路径分组,一般来说在FPGA/
CPLD
等可编程逻辑器件上的综合与布局布线效果更佳
blue0432
·
2020-07-27 19:32
FPGA
32个
CPLD
-FPGA论坛
FPGA/
CPLD
论坛里的一个帖子1.OPENCORES.ORGE3y+gC|Guest这里提供非常多,非常好的PLD了内核,8051内核就可以在里面找到。中国门户网站ixwT+w!
highhill520
·
2020-07-27 12:43
纪客老白【每日答疑】白纪龙老师每日8点起更新一题目,欢迎各位关注!
当然微波模块里面也有FPGA或者
cpld
之类的控制电路。白老师答:(1)这其
白老大
·
2020-07-16 08:24
软硬件开发
物联网技术
人工智能
CPLD
是什么?
复杂可编程逻辑器件(
CPLD
)由完全可编程与/或阵列以及宏单元库构成。与/或阵列可重编程,能够执行众多逻辑功能。
NTMR
·
2020-07-16 02:27
FPGA
FPGA
CPLD
与FPGA的区别
FPGA和
CPLD
是两种著名的数字逻辑芯片。当涉及到内部架构时,这两种芯片显然是不同的。FPGA:现场可编程门阵列,是一种可编程逻辑芯片。它是一个伟大的芯片,因为它可以被编程去做几乎任何一种数字功能。
老万爱设计
·
2020-07-16 01:25
PLD- FPGA与
CPLD
的区别
uid=170289&do=blog&id=31215FPGA与
CPLD
的区别多篇整合系统的比较,与大家共享:尽管FPGA和CPLD都是可编程ASIC器件,有很多共同特点,但由于CPLD和FPGA结构上的差异
星克曼
·
2020-07-16 00:55
PLD
(转)FPGA工程师面试试题 集锦 (第四篇)
4个FPGA工程师面试题目(经历)FPGA与
CPLD
内部结构区别?
CPLD
以altraMAX7000这种PLD为例,可分为三块结构:宏单元(Marocell),可编程连线(PIA)和I/O控制块。
妈妈说名字一定要长
·
2020-07-15 23:26
初识FPGA(二)(FPGA与ASIC及
CPLD
的对比)
目录简述ASIC和FPGA之间的比较FPGA和
CPLD
之间的比较简述ASIC是英文ApplicationSpecificIntegratedCircuits的缩写,即专用集成电路,是指应特定用户要求和特定电子系统的需要而设计
李锐博恩
·
2020-07-15 18:39
Verilog/FPGA
实用总结区
FPGA与
CPLD
的区别
FPGA与
CPLD
的区别系统的比较,与大家共享:尽管FPGA和CPLD都是可编程ASIC器件,有很多共同特点,但由于CPLD和FPGA结构上的差异,具有各自的特点:①CPLD更适合完成各种算法和组合逻辑
MengBoy
·
2020-07-15 13:23
EDA
编程
存储
工作
产品
flash
算法
时序电路设计(状态机)
Moore机方框图2、状态机---3种类型二元的:(
CPLD
与阵列扇入比较多,寄存器比较少)S1=001,S2=010,S3=011,S3=100,etc。。。
weixin_30555515
·
2020-07-13 17:16
FPGA基础知识0(查找表LUT和编程方式)
QoNSMH7pejiuGqV22sKLVTr2zdHxORcr0R3RnOlNuK17164pHfnBtleayAFQn72Ge2wNUPteF8mcqoGpbEIVWbKWImZCXVVkKhd9oFsSmHC第一部分:查找表LUTFPGA是在PAL、GAL、EPLD、
CPLD
Times_poem
·
2020-07-13 01:54
FPGA基础知识
FPGA与嵌入式一点见解
FPGA:即现场可编程门阵列,它是在PAL、GAL、
CPLD
等可编程器件的基础上进一步发展的产物。
孙瑞宇
·
2020-07-12 06:33
FPGA和
CPLD
的区别
1、FPGA(Field-ProgrammableGateArray),即现场可编程门阵列,它是在PAL、GAL、
CPLD
等可编程器件的基础上进一步发展的产物。
tangtang_yue
·
2020-07-12 00:19
FPGA
CPLD
计算机组成原理
文章目录计算机系统概述计算机的指令系统Verilog&
CPLD
/FPGA数据表示及检错纠错算术运算及其电路实现运算器部件组成及设计控制器概述指令和指令系统MIPS指令系统指令格式与数据通路设计单周期CPU
fnoi2014xtx
·
2020-07-11 06:02
本科课程笔记
FPGA与ASIC:它们之间的区别以及使用哪一种?
VL82C486SingleChip486SystemControllerASIC.引论对于一个刚接触超大规模集成电路和硬件设计领域的人来说,这往往是第一个问题:FPGA、ASIC和
CPLD
之间有什么区别
wujianming_110117
·
2020-07-10 12:57
智能芯片
人工智能
集成电路
FPGA资料大全
VerilogHDL那些事儿_时序篇—建模篇—建模篇.链接:https://pan.baidu.com/s/1n2x3JTYWdTwfJkqOhwO2cA提取码:gdna《AlteraFPGA/
CPLD
light6776
·
2020-07-10 10:50
矿用高爆开关(动)静触头
矿用高爆开关(动)静触头产品介绍矿用隔爆型高压真空开关数字式综合保护系统的组成结构和实现方法,对电参量测量原理,继电保护分合闸控制电路的
CPLD
反馈控制原理,以及过流反时限产品属性国产矿用隔爆高压真空开关的模拟继电保护系统具有绝缘检视
汇坤机电
·
2020-07-10 05:20
关于服务器风扇的接口信号
项目组提了一个需求,要用
CPLD
做一套风扇的控制逻辑,在BMC挂掉或者未启动的时候接管风扇的控制,于是研究了一下风扇的控制逻辑。
Groom_Jung
·
2020-07-10 04:48
学习总结
硬件基础
计算机组成原理5个常用实验报告(仅供参考)
ALU运算器由
CPLD
描述。运算器的输出经过2片74LS245三态门与数据总线相连,2个运算寄存
阳光不锈@
·
2020-07-09 23:51
计算机组成原理实验报告
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他