E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
CPLD
关于服务器风扇的接口信号
项目组提了一个需求,要用
CPLD
做一套风扇的控制逻辑,在BMC挂掉或者未启动的时候接管风扇的控制,于是研究了一下风扇的控制逻辑。
Groom_Jung
·
2020-07-10 04:48
学习总结
硬件基础
计算机组成原理5个常用实验报告(仅供参考)
ALU运算器由
CPLD
描述。运算器的输出经过2片74LS245三态门与数据总线相连,2个运算寄存
阳光不锈@
·
2020-07-09 23:51
计算机组成原理实验报告
电信专业学生就业
从事单片机(8位的8051系列、32位的ARM系列等等)、FPGA(
CPLD
)、数字逻辑电路、微机接口(串口、并口、USB、PCI)的开发,更高的要求会写驱动程序、会写底层应用程序。
taogede
·
2020-07-08 07:03
EDA技术与实验学习笔记
1.绪论FPGA/
CPLD
开发套件阿尔特拉Altera:MAX+plus、QuartusII赛灵思Xilinx:Fundation、ISE、VivadoCPLD(ComplexProgrammableLogicDevice
菜鸡z先生
·
2020-07-07 23:23
嵌入式学习笔记
MCU模拟JTAG接口对LATTICE
CPLD
FPGA 进行在线编程加载
完整版请点击https://hifpga.com/问题/719索取源码,向博主本人提问FPGA相关问题作者:Rock.Ding(莱迪思半导体公司)关键字:MCU,JTAG,在线编程,
CPLD
。
Shawge
·
2020-07-07 00:29
FPGA
LATTICE
(转载) 使用TimeQuest时序分析器
使用TimeQuest时序分析器发布时间:2011-05-0223:29:33技术类别:
CPLD
/FPGAhttp://bbs.ednchina.com/BLOG_ARTICLE_2033927.HTM
weixin_30362801
·
2020-07-06 19:23
王者之风 联瑞推出千兆POE+智能以太网图像采集卡
区别于传统图像采集,在现代化图像采用应用中,我们需要考虑到图像采集的精准同步性、低延迟处理性、触发便捷性及灵敏性等,即使在图像采集完成后,我们还要考虑后续的滤波处理模块,所以在对图像传感器的采样控制上,单片机、
CPLD
wx5a28aa070a47f
·
2020-07-06 15:09
TOE
图像采集卡
深圳联瑞
转载巧用FPGA中资源
【博客大赛】巧用FPGA中资源发布时间:2012-05-1520:00:17技术类别:
CPLD
/FPGA个人分类:xilinxFPGA随着FPGA的广泛应用,所含的资源也越来越丰富,从基本的逻辑单元、DSP
xuexiaokkk
·
2020-07-06 09:51
详解FPGA上电配置过程时序图
FPGA和
CPLD
不同,上电后不能直接工作,而是需要一个配置过程。XilinxFPGA需要经过8个步骤才能正常地运行用户逻辑,整个流程如图1-8所示。图1-8FPGA上电配置步
EDA365????
·
2020-07-06 07:48
fpga
2018.9.1 初识FPGA --xilinx zynq为例
1.什么是FPGAFPGA(Field-ProgrammableGateArray),即现场可编程门阵列,它是在PAL、GAL、
CPLD
等可编程器件的基础上进一步发展的产物。
Kang.lee
·
2020-07-06 02:41
FPGA
【连载】【FPGA黑金开发板】Verilog HDL那些事儿--PS2解码(九)
如果是
CPLD
或者FPGA的前提下,PS2的解码才有意义。PS2的接口如上图,除了Pin5和Pin1其他的引脚对解码
weixin_33695082
·
2020-07-05 22:37
FPGA笔试题集锦(血的教训)
CPLD
:复杂可编程逻辑器件,一般工艺Flash(不易失)。
weixin_30487201
·
2020-07-05 21:48
从Xilinx Kintex-7认识FPGA
1.xilinxFPGA简介FPGA(Field-ProgrammableGateArray),即现场可编程门阵列,它是在PAL、GAL、
CPLD
等可编程器件的基础上进一步发展的产物。
恋天的风
·
2020-07-05 17:58
FPGA
Atlas800-9000 开发环境搭建
文章目录1环境部署1.1系统安装:1.1.1安装前的检查:1.1.2安装系统1.1.3配置网络--建议安装时就配好1.1.4升级
CPLD
-iBMC-BIOS-iBMA1.2环境检查与依赖安装1.2.1配置
BRUCE_WUANG
·
2020-07-05 12:08
搭建平台-软件安装
深度学习
FPGA芯片国内外格局与统治地位竞争关系详解
产品线也包括
CPLD
,在某些特殊控制领域
CPLD
比FPGA速度快,但
CPLD
集成的逻辑资源较少。2)Altera(Intel)成立于1983年,美国硅谷,世界上”SOPC可编程芯片系统”方案的倡导者。
弦子-设计师
·
2020-07-05 06:00
FPGA芯片系统
FPGA 设计的常用思想与技巧(一) :乒乓操作
本文讨论的四种常用FPGA/
CPLD
设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化,都是FPGA/
CPLD
逻辑设计的内在规律的体现,合理地采用这些设计思想能在FPGA/
CPLD
设计工作种取得事半功倍的效果
风中少年01
·
2020-07-05 03:26
Verilog
Xilinx PCIE CORE学习
目录前言1、概述1.1PCIE学习入门概述1.2本文内容概述2、IPCOREuserinterface接口说明3、TLP包格式3.1、3DW/4DW相关说明3.2、TLP报文格式3.3、
CplD
报文格式
工作使我快乐
·
2020-07-05 03:53
FPGA基础进阶
FPGA设计基础--层次化建模和模块划分技巧
前言详细内容,可以直接跳转阅读《IntelFPGA/
CPLD
设计高级篇》1.3.2/1.3.3章节。本文根据个人理解进行整理,目的在于加强个人理解和记忆,同时方便后期时常翻看阅读。
工作使我快乐
·
2020-07-05 03:22
FPGA基础进阶
xapp1052 BMD_64读写模块代码分析
目录1、BMD_64_RX模块STG1.1RX_RST状态1.2PIO读访问1.3PIO写访问1.4CPL事务1.5
CPLD
事务2、BMD_64_TX模块STG2.0、RST_STATE2.1
CPLD
事务
工作使我快乐
·
2020-07-05 03:22
FPGA基础进阶
【经典】FPGA三国志
(本人是一个普通的出版工作者,如果希望交流加微信:185232201)FPGA三国志-第一篇/不可不看的故事
CPLD
的时代我在12年前,偶然接触PLD,没有想到自己居然就在这个行当里安身下来。
开源硬件与嵌入式计算
·
2020-07-05 02:05
杂谈
Verilog实现多地址I2C Slave
FX平台
CPLD
代码,通过I2C总线访问
CPLD
实现的控制寄存器,对系统进行复位等相关控制。下面是代码,实现多地址的I2CSlaver,能够类似I2C的EEPROM方式进行读写访问。
Phenixyf
·
2020-07-05 01:25
FPGA
一种好用的隔离型4-20mA发生电路
核心电路如下:其中光耦左侧与右侧隔离,左侧一般由单片机、
CPLD
、DSP等控制,
睿洋的老爸
·
2020-07-05 01:48
硬件电路
不同的verilog代码风格看RTL视图之一
刚开始玩
CPLD
/FPGA开发板的时候使用的一块基于EPM240T100的板子,alter的这块芯片虽说功耗小体积小,但是资源还是很小的,你写点稍微复杂的程序,如果不注意codingstyle,很容易就溢出了
kaopuguyue110
·
2020-07-04 20:17
转载
FPGA
FPGA设计之硬件篇(一)
下了很大的决心来写这篇文章,我做FPGA也有两年了,从刚开始的Verilog开始学起,到后来的最小系统,再到飓风II代开发板设计,到现在的XILINXXC2C系列
CPLD
开发,覆盖了硬件设计底层的一些经验
huangpeng198798
·
2020-07-04 18:02
可编程逻辑阵列分类
主要有如下分类方法按结构特点分类按编程工艺分类按集成度分类按颗粒度分类一、按结构特点分类一是基于“与或”阵列结构的器件——阵列型;(如:PROM、EPROM、EEPRM、PAL、GAL、
CPLD
、EPLD
老白玩坏FPGA
·
2020-07-04 12:06
FPGA
FPGA的配置引脚以及配置过程
FPGA配置基本介绍与
CPLD
不同,FPGA是基于门阵列方式为用户提供可编程资源的,其内部逻辑结构的形成是由配置数据决定的。FPGA的配置方式分为主动式和被动式。
李锐博恩
·
2020-07-04 07:38
Verilog/FPGA
实用总结区
嵌入式系统分为4层,硬件层、驱动层、操作系统层和应用层。
是整个嵌入式系统的根本,如果现在单片机及接口这块很熟悉,并且能用C和汇编语言来编程的话,从嵌入式系统的硬件层走起来相对容易,硬件层也是驱动层的基础,一个优秀的驱动工程师是要能够看懂硬件的电路图和自行完成
CPLD
小月贺金山
·
2020-07-04 00:55
职业规划
牛叉硬件工程师的经验分享!
CPLD
/FPGA设计也类似。现象二面板上的指
嵌入式资讯精选
·
2020-07-01 08:33
FPGA入门必看资源
http://www.21ic.com/jszt/fpga.htmFPGA(Field-ProgrammableGateArray),即现场可编程门阵列,它是在PAL、GAL、
CPLD
等可编程器件的基础上进一步发展的产物
武晓兵
·
2020-06-29 21:57
智能硬件
基于FPGA/
CPLD
设计与实现UART
http://hi.baidu.com/hieda/blog/item/750eac88fcf5d790a5c2727e.html-基于FPGA/
CPLD
设计与实现UART--摘要:UART是广泛使用的串行数据通讯电路
weixin_30511107
·
2020-06-27 20:02
《advanced fpga designed》 ch3 architecting power
一些FPGA厂商提供低功耗的
CPLD
但是这些器件在尺寸和性能上并不够强大。在cmos中电容损耗定义为:I=V*C*f。电容C与在任何给定时间触发的门的数量和连接门的路径的长度直接相关。
dg胡子
·
2020-06-27 04:45
Lattice USB下载线使用说明及
CPLD
程序烧写
目录1.下载并安装ispLEVERClassic软件1.1软件下载1.2软件的安装2.LatticeUSB下载线介绍2.1实物介绍2.2下载线驱动安装2.3下载线使用中的注意事项3.使用下载线给LC4032V烧写程序3.1连接下载线3.2识别下载线3.3添加器件型号及待下载程序目录3.4烧写程序4.参考链接1.下载并安装ispLEVERClassic软件1.1软件下载注意下载Lattice工具软件
亮亮&媚媚
·
2020-06-26 13:31
Marvell
Leon2微处理器IP核原理及应用
Leon2是以VHDL形式存在的软核、完全可综合、内部硬件资源可裁剪、主要面向嵌入式应用系统、可以用FPGA/
CPLD
和ASIC等技术实现。
skykill2000
·
2020-06-26 12:54
CPU/总线
电子信息工程技术就业方向有哪些?
从事单片机(8位的8051系列、32位的ARM系列等等)、FPGA(
CPLD
)、数字逻辑电路、微机接口(串口、并口、USB、PCI)的开发,更高的要求会写驱动程序、会写底层应用程序。
singlexin
·
2020-06-26 12:21
服务器软件firmware的作用(BIOS、BMC、PSOC、
CPLD
)
写在前面:服务器从功能上来讲,跟我们日常学习办公使用的台式机和笔记本没有本质区别,主要也是由最为关键的三大件CPU、内存、硬盘组成,但是服务器的应用场景主要是提供给企业等角色用来支撑形形色色业务,不仅仅是用来安装浏览器访问网页、安装播放器看看电影,因此服务器会使用更强的配置,即更强劲的CPU、更大的内存、更大的硬盘存储。从外形上来说,服务器存在多种外形,如机架式、刀片式、塔式等等,最主要的区别在于
乌托邦BB
·
2020-06-26 12:35
服务器相关
linux
刀片服务器
HackRF 代码讲解 (一)
本文包括驱动、固件、
CPLD
代码讲解(也包括gr-osmosdr中的相关部分)。HackRF是比较早期的一款SDR设备,凭借其相对低廉的价格加上半双工收发能力,在国内的SDR市场中占比很高。
老邵的开源世界
·
2020-06-26 10:41
【学习方法】FPGA开发
《Verilog数字系统设计教程(第二版)》夏宇闻《深入浅出玩转FPGA(内附光盘一张)》吴厚航这本书有视频教程《AlteraFPGA/
CPLD
设计(基础篇)(第2版)》《AlteraFPGA/
CPLD
风雨也无晴
·
2020-06-26 07:10
【
FPGA
】
FPGA学习笔记(2020.04.24)业精于勤荒于嬉,成于思毁于随
第一次课讲得是FPGA与
CPLD
的概述,介绍了他们的历史与几家厂商等。。。
豪横的宝儿姐
·
2020-06-26 02:28
数字系统设计与Verilog HDL复习笔记1
SSI:小规模集成电路MSI:中规模集成电路LSI:大规模集成电路VLSI:超大规模集成电路PAL:可编程逻辑阵列GAL:通用阵列逻辑PCB:印制电路板FPGA:现场可编程门阵列
CPLD
:复杂可编程逻辑器件
狮子雨恋
·
2020-06-26 00:23
复习笔记
FPGA经验浅谈
FPGA是在已有的PAL(可编程阵列逻辑)GAL(通用阵列逻辑)
CPLD
(复
YI个小小白
·
2020-06-25 21:50
XILINX FPGA开发板
1片可编程时钟芯片Si570备用
CPLD
上1片100M差分时钟3.板载存储器:4个独立的DDR4LRDIMM插槽,每个插槽最高可支持到64GB2666MHz的DIMM模块4.通信接口:4路
qq_39553836
·
2020-06-25 16:17
基于FPGA/
CPLD
设计与实现UART(VHDL)
特别是进入20世纪90年代后,电子系统已经从电路板级系统集成发展成为包括ASIC、FPGA/
CPLD
和嵌入系统的多种模式。可以说EDA产业已经成为电子信息类产品的支柱产业。
ChipArtist
·
2020-06-24 20:52
[zz]单片机入门的几点建议
[zz]单片机入门的几点建议单片机的重要性在后PC时代逐渐加重了,现在更多的电子设计者和爱好者讨论最多的话题莫过于嵌入式系统的设计,C51、VHDL、RTOS、
CPLD
、FPGA、DSP、ARM已是当今挂在电子工程师嘴边最多的几个词
leizhige
·
2020-06-24 03:27
【引用】LV 的 FPGA/
CPLD
简介
FPGA/
CPLD
简介一、可编程逻辑器件主要有两个类型:(一)、现场可编程门阵列(FPGA)(FieldProgrammableGateArray)(二)、复杂可编程逻辑器件(
CPLD
)(ComplexProgrammableLogicDevice
invywyh
·
2020-06-23 18:59
网络技术
STM32通过FSMC读写
CPLD
STM32通过FSMC读写
CPLD
的程序,
CPLD
挂在STM32的地址线和数据线上,将
CPLD
看做片外RAM的方式来进行读写,在我做的板子上
CPLD
挂在第四个区,因此基地址是0x6c000000,通过FSMC
emouse
·
2020-06-23 13:34
STM32
基于mealy状态机的密码锁系统设计
一、FPGA基本介绍FPGA(Field-ProgrammableGateArray),即现场可编程门阵列,它是在PAL、GAL、
CPLD
等可编程器件的基础上进一步发展的产物。
greatlisten
·
2020-06-23 11:30
FPGA
EDA技术课后题答案
P3~4答:利用EDA技术进行电子系统设计的最后目标是完成专用集成电路ASIC的设计和实现;FPGA和
CPLD
是实现这一途径的主流器件。FPGA和
CPLD
通常也被称为可编程专用IC,或可编程ASIC。
刘明智
·
2020-06-23 03:37
eda
FPGA/
CPLD
简介
FPGA/
CPLD
简介一、可编程逻辑器件主要有两个类型:(一)、现场可编程门阵列(FPGA)(FieldProgrammableGateArray)(二)、复杂可编程逻辑器件(
CPLD
)(ComplexProgrammableLogicDevice
cometwo
·
2020-06-22 23:02
2010
Altera FPGA/
CPLD
学习笔记
AlteraFPGA/
CPLD
学习笔记Xilinx,Altera,Lattice是可编程器件的主要三个生产厂家。最近领导安排叫我学习Altera的FPGA,以前主要接触的Xilinx的东西多一些。
beatle_1983
·
2020-06-22 17:15
FPGA技术开发
Modelsim 安装破解 unable to checkout a viewer license
转自ModelSimhttp://www.eefocus.com/nightseas/blog/12-03/239859_99372.html作为仿真利器,是做
CPLD
和FPGA不可或缺的一款软件。
ascend__a1
·
2020-06-22 15:51
FPGA
上一页
2
3
4
5
6
7
8
9
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他