E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Risc-v
RISC-V
正当立
作者|马超责编|张红月、屠敏出品|CSDN(ID:CSDNnews)“采罢百花成芯后,为谁辛苦为谁甜”。2020年全球芯片的市场规模约为1500亿美元,虽然桌面与移动终端市场方面的增长乏力,不过以物联网和云数据中心为代表的新兴领域迅速接棒形成行业新的增长极,因此整体而言,芯片行业依旧蓬勃发展。而且芯片的撬动能力强,行业的上游是以EDA为代表的工业软件,下游则辐射工业制造、云计算等规模破万亿美元的巨
CrisAppleYan
·
2023-10-26 06:36
芯片
大数据
编程语言
人工智能
java
CH8571 沁恒微
RISC-V
EC 用芯片实验 (一)参考手册 第一章 接脚描述
CH8571沁恒微RISC-VEC用芯片实验(一)参考手册第一章接脚描述源起基础规格Features芯片特性
RISC-V
嵌入式控制器eSPIInterface接口LPC接口嵌入式闪存EC时钟源SMBusInterface
READ LEE
·
2023-10-25 19:17
risc-v
RISC-V
架构——中断委托和中断注入
1、中断委托1.1、中断委托的作用(1)默认情况下,所有的陷入(中断和异常)都是在M模式下处理,然后再返回到发生陷入前的模式;(2)所有陷入都在M模式处理会涉及到模式切换,而模式切换是比较消耗性能和时间的。比如:在S模式下发生外部中断,需要切换到M模式处理中断,然后再返回到S模式;(3)中断委托:就是把本来需要在M模式处理的中断和异常委托给S模式处理,当被委托的中断发生时,直接跳转到S模式的异常处
正在起飞的蜗牛
·
2023-10-25 19:36
#
RISC-V体系结构编程与实践
risc-v
中断委托
中断注入
计算机组成与设计
RISC-V
版导读--Chapter1
Chapter1ComputerAbstractionsandTechnology写过论文的人对abstraction一定不会陌生;不错,本章就是一些综述的内容,对于热衷技术的人而言肯定乏味的很,但作为一个行业管理者而言,可谓字字珠玑啊;1.1introduction首先介绍了计算机科学在广阔领域的发展,主要是如下领域:automobilescellphonesHumangenomeproject
sarai_c7eb
·
2023-10-25 06:04
QEMU 7.1发布
本版本的新特性包括第一次支持64位LoongArch作为新的CPU架构、支持多个新的
RISC-V
扩展、支持新的ArmCPU功能:实时迁移:支持Linux上的零复制发送QMP:通过“block-export-add
认真的柯南
·
2023-10-25 01:01
QEMU
虚拟化
RISC-V
架构——物理内存属性和物理内存保护
1、物理内存属性(PMA:PhysicalMemoryAttributes)(1)系统内存映射包含各种不同属性的地址空间范围,每个地址空间范围支持的操作不一样;(2)物理内存属性一般是在芯片设计阶段就固定下来(大部分芯片不支持软件修改),芯片内存有PAM检测器,PMA检测器会对物理地址权限和属性做检查;2、物理内存保护2.1、物理内存保护的作用(PMP:PhysicalMemoryProtecti
正在起飞的蜗牛
·
2023-10-24 16:10
#
RISC-V体系结构编程与实践
risc-v
物理内存保护
1024程序员节
RISC-V
架构——物理内存保护机制设置函数(pmp_set、pmp_get)解析
1、物理内存保护机制参考博客:《
RISC-V
架构——物理内存属性和物理内存保护》;2、pmp_set函数源码intpmp_set(unsignedintn,unsignedlongprot,unsignedlongaddr
正在起飞的蜗牛
·
2023-10-24 16:39
#
RISC-V体系结构编程与实践
RISC-V
物理内存保护
1024程序员节
RISC-V
SiFive U54内核——中断和异常详解
目录中断中断优先级异常陷阱trap本地中断中断操作中断进入和退出中断控制和状态寄存器MachineStatusRegister(mstatus)MachineTrapVector(mtvec)MachineInterruptEnable(mie)MachineInterruptPending(mip)特权模式中断DelegationRegisters(midelegandmedeleg)Super
嵌入式Linux充电站
·
2023-10-24 16:38
RISC-V
Linux
#
——中断和异常篇
risc-v
linux
玄铁C910内存管理与地址转换技术
玄铁C910内存管理与地址转换技术玄铁C910简介C910兼容
RISC-V
架构,采用12级超标量流水线,针对算术运算、内存访问以及多核同步等方面进行了优化,同时标配内存管理单元,可运行Linux等操作系统
df12138
·
2023-10-24 16:37
RISC-V
risc-v
玄铁C906——物理内存保护(PMP)介绍
1、前言(1)本文描述的是玄铁C906的物理内存保护机制的实现中,与
RISC-V
架构手册中完整PMP机制的差异部分;(2)
RISC-V
架构的PMP机制,参考博客:《
RISC-V
架构——物理内存属性和物理内存保护
正在起飞的蜗牛
·
2023-10-24 16:06
#
RISC-V体系结构编程与实践
RISC-V
物理内存保护
1024程序员节
【2021集创赛】Digilent杯二等奖:基于FPGA的动态视觉感知融合的运动目标检测系统
杯赛题目:Diligent杯:基于FPGA开源软核的硬件加速智能平台参赛组别:A组设计任务:利用业界主流软核处理器(仅限于Cortex-M系列及
RISC-V
系列)在限定的DIGILENT官方FPGA平台上构建
极术社区
·
2023-10-24 11:10
IC技术竞赛作品分享
fpga开发
目标检测
人工智能
国产低功耗MCU芯片:Si24R03
Si24R03集成了基于
RISC-V
核的低功耗MCU和工作在2.4GHzISM频段的无线收发器模块,是一款高度集成的低功耗SOC片。
YHPsophie
·
2023-10-21 18:27
MCU芯片
物联网芯片
#亿胜盈科
单片机
嵌入式硬件
RISC-V
声名鹊起,究竟为何?
近期,高通、恩智浦、Nordic、博世和英飞凌等宣布联手组建一家芯片新公司,目标是通过支持下一代硬件开发而推动
RISC-V
在全球范围内实现。
美格智能
·
2023-10-21 13:16
risc-v
Milk-V Duo快速上手
前言(1)此系列文章是跟着汪辰老师的
RISC-V
课程所记录的学习笔记。
风正豪
·
2023-10-21 04:20
RISC-V
risc-v
学习
DatenLord前沿技术分享 No.36
在本周的前沿技术分享中,我们邀请到了姚永斌,来为大家分享ARM架构的变迁以及对
RISC-V
的启示。01、演讲题目以ARM为镜的RISC-V02、演讲时间2023年10月8
达坦科技DatenLord
·
2023-10-21 03:32
前沿技术分享
risc-v
前沿技术
Codasip发布适用于定制计算的700系列
RISC-V
处理器产品
德国慕尼黑,2023年10月17日——
RISC-V
定制计算领域的领导者Codasip®今日宣布:推出一款全新的、高度可配置的
RISC-V
基准性处理器系列,以实现无限创新。
电子科技圈
·
2023-10-20 10:01
Codasip
risc-v
mcu
物联网
嵌入式硬件
边缘计算
聚观早报 | 荣耀Play8T上市;阿芙“超级品牌日”上线
【聚观365】10月19日消息荣耀Play8T上市阿芙“超级品牌日”上线特斯拉家庭充电服务包更新TikTokShop印尼站关停高通与谷歌合作开发
RISC-V
芯片荣耀Play8T上市3月28日,荣耀推出了荣耀
聚观365
·
2023-10-19 16:43
智能手机
CPU设计——Triumph core
1.立帜该CPU是鄙人自行设计的一款基于
RISC-V
的处理器。
KGback
·
2023-10-19 02:47
#
CPU设计
CPU
RISC-V
SiFive U54内核——PMP物理内存保护
目录PMP简介PMP功能描述PMP区域锁定PMP寄存器PMP和PMAPMP配置PMP和PagingPMP限制没有PMP保护的区域的行为PMP保护区的缓存刷新行为PMP用于保护物理内存,例如在opensbi启动时,会将自己所占内存部分用PMP保护起来,不让其他程序访问。PMP简介机器模式是最高权限级别,默认情况下在设备的整个内存映射中具有读取、写入和执行权限。但是,机器模式以下的特权级别对设备内存映
嵌入式Linux充电站
·
2023-10-17 16:13
RISC-V
Linux
#
——内存管理篇
risc-v
RIAC-V架构开发——CSR指令访问控制与状态寄存器的两种方式(寄存器名字、寄存器编号)
1、CSR指令介绍(1)CSR,即ControlandStatusRegister,控制与状态寄存器,属于CPU自带的一类寄存器,csr寄存器采用12bit编码,共支持4096个csr寄存器,其中
RISC-V
正在起飞的蜗牛
·
2023-10-17 09:08
#
RISC-V体系结构编程与实践
RISC-V架构
RIAC-V架构开发——ecall函数调用分析
1、sbi_ecall函数功能(1)sbi_ecall函数是内核调用SBI的接口,在
RISC-V
架构中定义了SBI规范,内核通过ecall指令来调用SBI接口进而操作硬件;(2)SBI规范参考官网文档《
正在起飞的蜗牛
·
2023-10-17 09:07
#
RISC-V体系结构编程与实践
RISC-V
SBI
不存在开发板或没有链接_手把手教你搭建织女星开发板
RISC-V
开发环境
前言Windows环境下搭建基于Eclipse+RISC-Vgcc编译器的
RISC-V
开发环境,配合openocd调试软件,可以实现
RISC-V
内核程序的编译、下载和调试。
weixin_39539563
·
2023-10-15 22:53
不存在开发板或没有链接
MIT6.S081 第一章笔记
6.S081/Fall2020[麻省理工操作系统-2020年秋季]
risc-v
版本的xv6跑在
RISC-V
微处理器上,没用x86的指令集理论上,你可以在一个
RISC-V
计算机上运行XV6,已经有人这么做了
陌养
·
2023-10-15 08:31
项目实战
unix
RISC-V
特权级架构
特权级别级别的数值越大,特权级越高,掌控硬件的能力越强,在CPU硬件层面,M模式必须存在,其它模式可以不存在执行环境调用ecall,这是一种很特殊的陷入类的指令,相邻两特权级软件之间的接口正是基于这种陷入机制实现的。监督模式二进制接口(SupervisorBinaryInterface,SBI)M模式软件和S模式的内核之间的接口应用程序二进制接口(ApplicationBinaryInterfac
陈序缘
·
2023-10-14 21:19
risc-v
系统架构
C程序汇编成
RISC-V
汇编代码
实验内容:将一个简单的C程序汇编成
RISC-V
汇编代码,并逐步分析程序的执行过程,深入理解存储程序计算机和函数调用堆栈框架在执行过程中所起的作用。
青衫客36
·
2023-10-14 05:35
Linux
汇编
risc-v
大家一起从零设计
RISC-V
处理器(三)之Centos7 搭建
RISC-V
32位交叉编译环境( riscv-gnu-toolchain)
大家可以看这篇文章了解编译相关的知识,写的很不错:交叉编译知识解析(一)——交叉编译和交叉工具链为什么需要搭建
RISC-V
的交叉编译环境?
芯王国
·
2023-10-14 05:05
RISC-V设计
risc-v
gnu-toolchain
riscv交叉编译环境
riscv
32位处理器
risc-v
汇编语言输出斐波那契数列前6位数(仅供参考,不一定正确)
.dataarray_A:.word3,5,7,9,11.textlax8,array_A#x8为数组A首地址,x9=&A[i]addx9,x8,x0#x9=&A[0]addx10,x0,x0#nextTerm=0addx11,x0,x0#i=0addix13,x0,6#循环次数addix14,x0,1#x14为t1addix15,x0,1#x15为t2Loop:bgex11,x13,Done#i
不秃头继续学
·
2023-10-14 05:34
架构
实训——
RISC-V
汇编语言实践
RISC-V
汇编语言实践,待持续更新
RISC-V
指令集架构指令格式实训赋值语句移位运算结构控制语句条件判断示例C语言程序1示例C语言程序2循环示例C语言程序1示例C语言程序2子程序调用(被调用方被调用方调用方完整汇编语言程序设计示例
Usual 清清
·
2023-10-14 05:03
risc-v
c++
学习开发一个
RISC-V
上的操作系统(汪辰老师) — 一次RV32I加法指令的反汇编
前言(1)此系列文章是跟着汪辰老师的
RISC-V
课程所记录的学习笔记。
风正豪
·
2023-10-13 15:57
RISC-V
学习
risc-v
【
RISC-V
操作系统】从零开始写一个操作系统(五)RISCV汇编语言编程
一、RISCV汇编入门参考资料:非特权手册汇编器在线文档缺点:难读,难写,难移植。优点:灵活,强大。特点:适合参与直接操作硬件的场景。需要对性能极致优化的地方。1.risc汇编规则(gnu版本)不同的汇编器可能规则不同。我们使用GNU工具链。一个汇编程序(.s/.S)由多条语句组成(statement)。一条语句由三部分组成:[label:] [operation][comment]标签,操作,注
IOT.FIVE.NO.1
·
2023-10-13 15:25
risc-v
操作系统
risc-v
汇编
gnu
ubuntu
学习
学习开发一个
RISC-V
上的操作系统(汪辰老师) — 01-helloRVOS程序讲解
前言(1)此系列文章是跟着汪辰老师的
RISC-V
课程所记录的学习笔记。
风正豪
·
2023-10-13 15:51
RISC-V
学习
risc-v
RISC-V
单周期处理器设计(寄存器堆设计)(三)
一、寄存器堆介绍对于
RISC-V
基础指令集中共包含32个通用寄存器(x0~x31)。
小张爱学习哦
·
2023-10-13 06:15
RISC-V单周期处理器设计
risc-v
fpga开发
学习
RISC-V
给我们带来了什么?
来源:内容由半导体行业观察(ID:icbank)编译自semiwiki通常,我们更喜欢把台式机/笔记本电脑的复杂指令集叫做CISC,把智能手机的精简指令集叫做RISC。戴尔和苹果等OEM一直在其笔记本电脑中使用x86CISC处理器。让我在这里解释笔记本电脑的设计方法。主板以多核CISC处理器为主要部件,连接GPU、RAM、存储内存等子系统和I/O接口。操作系统在多核处理器上并行运行多个应用程序,管
Imagination官方博客
·
2023-10-13 06:45
risc-v
网络
RISC-V
生态架构浅析(认识
RISC-V
)
原文:https://my.oschina.net/davidzhang/blog/3077126RISC-V生态架构浅析前言
RISC-V
最近越来越多的出现在科技新闻中,大量的公司加入到
RISC-V
研究和生产中
jacksong2021
·
2023-10-13 06:45
单周期
RISC-V
架构CPU的设计---设计篇
目录一、模块设计1、pc_reg.v1.1、功能说明1.2、整体框图1.3、接口列表1.4、内部信号说明1.5、关键电路2、id.v2.1、功能说明2.2、整体框图2.3、接口列表2.4、内部信号说明2.5、关键电路3、alu.v3.1、功能说明3.2、整体框图3.3、接口列表3.4、内部信号说明3.5、关键电路4、mem.v4.1、功能说明4.2、整体框图4.3、接口列表4.4、内部信号说明4.
ICer_freshman
·
2023-10-13 06:13
risc-v
架构
RISC-V
特权级寄存器及指令文档
RISC-V
特权级寄存器及指令文档M态寄存器1.ISA寄存器misa(read-write)base域:1.编码了内部支持的ISA宽度.2.当重置时,总是设置为支持的最宽ISAextensions域:功能
CookPandar
·
2023-10-13 06:12
操作系统
risc-v
8.2 自制操作系统:
risc-v
Machine寄存器说明mstatus和mstatush
机器模式下的CSRs寄存器名字全称权限功能描述misaMachineISARegistermisaWARLread-write描述支持ISAmvendoridMachineVendorIDRegister32-bitread-only描述JEDEC制造商ID
byd yes
·
2023-10-13 06:42
risc-v
bare
metal
risc-v
RISC-V
架构寄存器规范
a0-a7(x10-x17)调用者保存,用来传递输入参数。其中的a0和a1还用来保存返回值t0-6(x5-x7,x28-x31)调用者保存,作为临时寄存器使用,在被调函数中可以随意使用无需保存s0-s11(x8-x9,x18-x27)被调用者保存,作为临时寄存器使用,被调函数保存后才能在被调函数中使用zero(x0)它恒为零,函数调用不会对它产生影响ra(x1)调用者保存,被调用者函数可能也会调用
陈序缘
·
2023-10-13 06:41
risc-v
架构
自制操作系统:
risc-v
内存相关介绍
MemoryOrderingRVWMO内存一致性模型
RISC-V
使用一种名为“RVWMO”(
RISC-V
弱内存排序,RISC-VWeakMemoryOrdering)的内存模型,旨在为架构师提供灵活性,
byd yes
·
2023-10-13 00:19
risc-v
bare
metal
risc-v
RT-thread移植指南-
RISC-V
目录RT-thread移植指南-RISC-V1.概述1.1移植资料参考1.2移植开发环境准备2.移植步骤2.1全局中断开关函数2.2线程上下文切换函数2.3线程栈的初始化2.4时钟节拍的配置2.5中断函数(中断时现场保护、中断注册和使能)2.5.1interrupt_gcc.S:2.5.2中断注册、使能、和分发2.6RT-thread启动流程2.7配置宏、全局符号的适配2.7.1宏适配2.7.2全
曾来过
·
2023-10-12 20:09
学习过程
环境搭建
MCU
rtos
thread
risc-v
操作系统
RISC-V
架构 | 飞凌嵌入式FET7110-C国产高性能核心板现货发售!
RISC-V
凭借其完全开源免费且可自由修改的特性而备受国内厂商的追捧,在此背景下,飞凌嵌入式联合
RISC-V
国产处理器厂商赛昉科技(StarFive)基于昉·惊鸿7110处理器共同推出FET7110-C
飞凌嵌入式
·
2023-10-12 18:58
RISC-V
飞凌动态
国产化
risc-v
RT-Thread 内核移植(学习)
CPU架构移植在嵌入式领域有多种不同CPU架构,例如Cortex-M、ARM920T、MIPS32、
RISC-V
等等。为了使RT-Thread能够
Caramel_biscuit
·
2023-10-12 17:22
RT-Thread
学习
单片机
嵌入式硬件
RT-Thread
MIT 6.S081 Operating System/Fall 2020 macOS搭建
risc-v
与xv6开发调试环境
文章目录本机配置安装环境Homebrew执行安装脚本查看安装是否成功RISC-Vtools执行brew的安装脚本QEMUXV6测试有用的参考链接(感谢前辈)写在结尾本机配置电脑型号:AppleM2Pro2023操作系统:macOSVentura13.4所以我的电脑是arm64架构的M2芯片安装环境Homebrew执行安装脚本/bin/zsh-c"$(curl-fsSLhttps://gitee.c
陵游gentian
·
2023-10-12 10:52
risc-v
操作系统
[
RISC-V
学习]《手把手教你设计CPU——
RISC-V
处理器》笔记(一)2021/11/10
我要开始研究
RISC-V
了,从0开始学起。如果你想快速读这本书,快速汲取其中的精华,就看我的读书笔记叭!本文只针对
RISC-V
的相关内容大纲进行整理,对于蜂鸟E200处理器的内容基本上简要略过。
qq_41876038
·
2023-10-12 04:31
RISC-V
risc-v
《
RISC-V
体系结构编程与实践》的benos_payload程序——mysbi跳转到benos分析
1、benos_payload.bin结构分析韦东山老师提供的开发文档里已经对程序的结构做了分析,这里不再赘述,下面是讨论mysbi跳转到benos的问题;2、mysbi跳转到benos的代码3、跳转产生的疑问我认为mysbi.bin最后跳转到0x22000地址处执行,此时benos.bin代码不在0x22000地址处,需要代码重定位,但是在mysbi.bin的源文件中并没有进行代码重定位;4、实
正在起飞的蜗牛
·
2023-10-12 04:27
#
RISC-V体系结构编程与实践
risc-v
CS5801国产HDMI转DP/edp(4k60)转换器方案芯片 可替代LT6711
嵌入式MCU基于32位
RISC-V
内核,带有内部串行闪存。CS5801参数HDMI2.0接收机符合HDMI2
Capstone1
·
2023-10-08 17:31
CS5801
HDMI转DP方案
HDMI转Edp方案
替代LT6711a方案
CS5801规格书
CS5801设计资料
沁恒 CH32V203C8T6
RISC-V
单片机无法烧写
单片机:CH32V203C8T6IDE:MounRiverStudiov1.90单片机架构:
RISC-V
问题描述:新打回来的板子,无法烧写程序,提示如下:------------Beginflashprocessof"obj
飞多学堂
·
2023-10-08 16:14
CH32V203
risc-v
verilog实现适应
RISC-V
的ALU
本文基于《计算机组成与设计硬件/软件接口
RISC-V
版原书第5版》(戴维A.帕特森_约翰L.亨尼斯)中关于ALU设计部分的verilog实现一、硬件结构采用书中适应于
RISC-V
架构的64位ALU设计,
GTAJ
·
2023-10-08 12:35
RISC-V
CPU
risc-v
硬件工程
fpga开发
一、基于RV32I ISA理解CPU结构
写在前面 本文参考书目:《计算机组成,软硬件接口,
Risc-V
版》 CPU结构和指令集是分不开的,因此,我们在使用HDL语言实现CPU之前,首先了解其指令集。
刘清帆
·
2023-10-06 20:24
RISC-V
CPU实战专题
开发语言
计算机组成
risc-v
学习开发一个
RISC-V
上的操作系统(汪辰老师) — unrecognized opcode `csrr t0,mhartid‘报错问题
前言(1)此系列文章是跟着汪辰老师的
RISC-V
课程所记录的学习笔记。
风正豪
·
2023-10-05 21:12
RISC-V
学习
risc-v
上一页
3
4
5
6
7
8
9
10
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他