E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
RISC-V
AI时代职业突围:DeepSeek 设计你的专属“人生芯片”
作为一个半路转入芯片行业的大头兵,咱们也请DeepSeek给咱做一个长期的职业规划:接下来,请参考DeepSeek给咱们的建议:一、行业特点与趋势(规划基础)行业特性技术密集:需持续学习工艺制程、EDA工具、架构设计(如
RISC-V
iMr_Stone
·
2025-02-16 08:29
人工智能
嵌入式编译工具链比较
GCC支持多种处理器架构,包括ARM、AVR、MIPS、
RISC-V
等,因
JNI_42020487
·
2025-02-15 04:01
编译工具
RISC-V
交叉编译环境搭建
目标在Windows10环境下,使用Docker构建centos7容器,在容器中搭建
RISC-V
的交叉编译环境。
Lh Muraob
·
2025-02-14 06:39
risc-v
编译器
docker
centos7
【计算机组成原理】1_绪论
chap1绪论1.国产芯片现状MIPS阵营:龙芯X86阵营(常见于桌面和服务器):兆芯(VIA),海光(AMD)ARM阵营(常见于移动嵌入式、手机平板等):飞腾,海思,展讯,松果
RISC-V
阵营:阿里平头哥玄铁
BroccoliKing
·
2025-02-14 01:16
计组
网络
硬件架构
fpga开发
arm开发
iot
mcu
突破X86和ARM架构,
RISC-V
成为第三势力?
相对IntelX86在服务器CPU,Arm在移动通讯装置的嵌入式CPU成功建立生态系,
RISC-V
的生态系只能说是在起步阶段。
weixin_34306593
·
2025-02-05 22:35
嵌入式
人工智能
大数据
ARM、X86、
RISC-V
三分天下
引入:简单的介绍一下X86、ARM、
RISC-V
三种cpu架构的区别和应用场景。
@daiwei
·
2025-02-05 22:05
嵌入式底层原理
arm开发
risc-v
探索未来微控制技术:CH32V003
RISC-V
单片机
探索未来微控制技术:CH32V003RISC-V单片机去发现同类优质开源项目:https://gitcode.com/项目介绍CH32V003是一个创新性的32位通用型
RISC-V
单片机,由青稞(RISC-V2A
马冶娆
·
2025-02-05 04:51
ESP32-C3入门教程 环境篇①——简单介绍与硬件准备
文章目录一、ESP32-C3简单介绍二、开发板差异三、开发板主要组件四、开发板原理图五、工作准备六、参考一、ESP32-C3简单介绍2.4GHzWi-Fi低功耗蓝牙高性能32位
RISC-V
单核处理器多种外设内置安全硬件二
小康师兄
·
2025-01-25 10:10
ESP32-C3入门教程
物联网
嵌入式
ESP32
ESP32-C3
WiFi
K210视觉识别模块
高性能的硬件支持:K210视觉识别模块基于
RISC-V
精简指令集的K210芯片设计,该芯片内
LS_learner
·
2025-01-19 08:42
嵌入式
嵌入式硬件
docekr在 x86d的 环境下打包arm64架构的docker包
buildx的实现依赖QEMU(某开源模拟器),支持多种CPU架构,如ARM、Power-PC和
RISC-V
。
学习中的程序媛~
·
2025-01-18 22:10
架构
docker
容器
AI Coding,亦或 AI for Coding?
Go+编程语言创始人、七牛云创始人兼CEO许式伟,中国科学院软件研究所PLCT实验室负责人、建立中国
RISC-V
生态的甲辰计划主理人吴伟,专注
RISC-V
编译器和硬件笔记本开发的鉴释科技联合创始人兼CEO
·
2025-01-16 23:17
编程语言
RISC-V
架构生态及相关学习记录
从网络整理,仅供自己学习_____________________________________________________________________________1.RISC-V架构的两个特性
RISC-V
我朝山海而去
·
2024-09-13 21:11
risc-v
学习
risc-v
特权模式
risc-v
架构定义了3种工作模式,又称为特权模式(privilegedmode)。
狮子座硅农(Leo ICer)
·
2024-09-12 15:59
risc-v
cs寄存器 x86 特权模式_我们一起学
RISC-V
——01-了解处理器和寄存器
本期内容如下:形象认识处理器
RISC-V
处理器面貌处理器都能做什么
RISC-V
核对外接口一、形象认识处理器1.1指令集分类处理器指令集分为两类,CISC(ComplexInstructionSetComputers
黎贝卡
·
2024-09-12 06:06
cs寄存器
x86
特权模式
科技早报 | 5G-A在北京正式商用;苹果NFC芯片权限打开;阿里达摩院玄铁推出64位高实时能效
RISC-V
处理器设计R908 | 最新快讯
罗永浩披露“真还传2.0”:已还8.24亿罗永浩在微博发布长文,披露自己最新的债务进展情况。此前,他因谈论董宇辉与俞敏洪相关话题再度卷入舆论漩涡,发文是有意澄清期间产生的相关诽谤言论。据他所述,目前“真还传”一共还了8.24亿元,具体构成包括直播电商公司的税后现金收入、锤子科技的债务善后团队变卖资产、以及一笔由国有资本投资的6亿元债务。罗永浩表示,团队曾构想以资本化方式偿还这部分债务,但最终因交个
www3300300
·
2024-09-10 12:37
人工智能
microsoft
【
RISC-V
设计-12】-
RISC-V
处理器设计K0A之验证环境
【
RISC-V
设计-12】-
RISC-V
处理器设计K0A之验证环境文章目录【
RISC-V
设计-12】-
RISC-V
处理器设计K0A之验证环境1.简介2.验证顶层3.顶层代码4.模型结构4.1地址映射4.2
kearn.chen
·
2024-09-09 10:33
RISC-V设计专题
risc-v
CPU 指令集架构 复杂指令集架构(CISC)和精简指令集架构(RISC) ARM、MIPS、
RISC-V
和Alpha 指令集架构(Instruction Set Architecture,ISA)
CPU指令集架构CPU指令集架构是计算机体系结构中与程序设计有关的重要部分。它定义了计算机如何执行和操作指令,是计算机执行程序的基础。指令集架构包括基本数据类型、指令集、寄存器、寻址模式、存储体系、中断、异常处理以及外部IO等多个方面。在CPU指令集架构中,主要有两种类型:复杂指令集架构(CISC)和精简指令集架构(RISC)。复杂指令集架构(CISC)的设计目标是尽可能将任务一次性完成,因此它的
EwenWanW
·
2024-09-07 20:11
AGI
架构
arm开发
risc-v
【学一点
RISC-V
】
RISC-V
IMSIC
IMSICRISC-VAIA文档第三章IncomingMSIController(IMSIC)传入MSI控制器(IMSIC)是一个可选的
RISC-V
硬件组件,与hart紧密相连,每个hart有一个IMSIC
京雨
·
2024-09-07 16:39
risc-v
睿赛德科技携手先楫共创
RISC-V
生态|RT-Thread EtherCAT主从站方案大放异彩
日前,在先楫HPM6E00技术日上,睿赛德科技(RT-Thread)向广大工业用户展示了多年来双方在
RISC-V
生态领域的合作历程和成果,同时睿赛德科技携手先楫半导体首次推出了基于HPM6800处理器的
RT-Thread物联网操作系统
·
2024-09-07 06:02
科技
risc-v
人工智能
物联网
大数据
【
RISC-V
设计-13】-
RISC-V
处理器设计K0A之指令测试
【
RISC-V
设计-13】-
RISC-V
处理器设计K0A之指令测试文章目录【
RISC-V
设计-13】-
RISC-V
处理器设计K0A之指令测试1.简介2.验证用例3.指令代码4.链接脚本5.编译脚本6.仿真结果
kearn.chen
·
2024-09-06 23:50
RISC-V设计专题
risc-v
【
RISC-V
设计-08】-
RISC-V
处理器设计K0A之BMU
【
RISC-V
设计-08】-
RISC-V
处理器设计K0A之BMU文章目录【
RISC-V
设计-08】-
RISC-V
处理器设计K0A之BMU1.简介2.顶层设计3.端口说明4.总线时序4.1总线写时序4.2
kearn.chen
·
2024-09-06 23:20
RISC-V设计专题
risc-v
RISC-V
汇编实现矩阵阶乘
1)源代码longlongfact(longlongn){if(n=0,gotoL1addix10,x0,1//return1addisp,sp,16//pop2itemsoffstackjalrx0,0(x1)//returntocallerL1:addix10,x10,-1//n>=1:argumentgets(n-1)jalx1,fact//callfactwith(n-1)ldx6,0(s
wave_sky
·
2024-09-04 14:32
risc-v
汇编
阿里平头哥“急速”发布玄铁910为哪般?
7月25日,阿里巴巴旗下半导体公司平头哥对外发布玄铁910(XuanTie910),一款号称目前业界性能最强的一款
RISC-V
处理器。平头哥这个速度,真的有点“急”。
何玺
·
2024-09-02 14:05
大大通与您相约 elexcon 2024 深圳国际电子展
集中展示AI+嵌入式、存储、车规级芯片、智能传感、
RISC-V
技术与生态、AIoT方案、无源器件/分立器件、PMIC与功率器件、Chiplet和SiP先进封装等;展会期间还将举办一系列技术论坛,展示全球产业动态及未来技术趋势
WPG大大通
·
2024-08-29 18:08
展会
人工智能
大大通
展会
ai
礼品
电子展
【
RISC-V
指令集】
RISC-V
向量V扩展指令集介绍(八)- 向量整数算术指令
1.引言以下是《riscv-v-spec-1.0.pdf》文档的关键内容:这是一份关于向量扩展的详细技术文档,内容覆盖了向量指令集的多个关键方面,如向量寄存器状态映射、向量指令格式、向量加载和存储操作、向量内存对齐约束、向量内存一致性模型、向量算术指令格式、向量整数和浮点算术指令、向量归约操作、向量掩码指令、向量置换指令、异常处理以及标准向量扩展等。首先,文档定义了向量元素和向量寄存器状态之间的映
瑶光守护者
·
2024-08-25 17:31
RISC-V
指令集分析
risc-v
人工智能
机器学习
Openpiton
RISC-V
处理器学习笔记(2 仿真测试)
一、克隆Openpiton工程选择合适文件夹(不含中文路径)克隆Openpiton开源工程注:由于GitHub不稳定,需要多尝试几次。sumkdiropenpiton&&cdopenpitongitclonehttps://github.com/PrincetonUniversity/openpiton.git#国内源(gitclonehttps://gitee.com/dong9991010/o
一层小笼包
·
2024-08-23 08:40
risc-v
学习
fpga开发
linux
探索
RISC-V
架构测试:一个开源的硬件验证工具链
探索
RISC-V
架构测试:一个开源的硬件验证工具链riscv-arch-test项目地址:https://gitcode.com/gh_mirrors/ri/riscv-arch-test在软件开发领域
钟洁祺
·
2024-08-23 07:05
重磅!RISC-V+OpenHarmony平板电脑发布
仟江水商业电讯(8月18日北京委托发布)
RISC-V
作为历史上全球发展速度最快、创新最为活跃的开放指令架构,正在不断拓展高性能计算领域的边界。
问界前讯
·
2024-08-23 05:52
业界资讯
基于
RISC-V
SoC 的 1024 点 FFT 设计(10-02-05)1024 点 FFT 的
RISC-V
SoC 整体架构
芯片原厂必学课程-第十篇章-基于RISC-VSoC的1024点FFT设计10-02-051024点FFT的RISC-VSoC整体架构新芯设计:专注,积累,探索,挑战文章目录芯片原厂必学课程-第十篇章-基于RISC-VSoC的1024点FFT设计10-02-051024点FFT的RISC-VSoC整体架构引言一、FFT系统的架构设计二、FFT系统的总线设计三、FFT系统的资源分析与功耗分析引言 本
新芯设计
·
2024-02-20 14:11
第十篇章
基于
RV
SoC
的
1024
点
FFT
设计
IC
FPGA
SoC
Verilog
芯片设计
硬件开发
RISC-V
使用 C++23 从零实现
RISC-V
模拟器(5):CSR
文章汇总「从零实现模拟器、操作系统、数据库、编译器…」:https://okaitserrj.feishu.cn/docx/R4tCdkEbsoFGnuxbho4cgW2YntcRISC-V为每个hart定义了一个独立的控制状态寄存器(CSR)地址空间,提供了4096个独立的寄存器位置。每个hart都可以通过这个独立的CSR地址空间来配置、管理和监控其执行环境,实现对其控制状态的细粒度操作。接下来
everystep_
·
2024-02-20 03:51
c++23
risc-v
基于Qt的RTL可视模拟器(VSRTL)配置
基于
RISC-V
指令集的模拟器Ripes即使用VSRTL开发。VSRTL依赖于C++17工
吹角连营G
·
2024-02-20 03:20
qt
ubuntu
系统架构
RISC-V
在区块链智能及云原生中的应用、机遇与挑战
秘猿科技根据对智能合约层以及区块链虚拟机的理解与反思,基于
RISC-V
硬件指令集打造了虚拟机CKB-VM。在这次分享中,我们将会
NervosNetwork
·
2024-02-20 03:50
开发
区块链
rust
虚拟机
risc-v
使用 C++23 从零实现
RISC-V
模拟器(6):权限支持
RISC-V
定义了三种特权等级,分别是用户态(UserMode)、监管态(SupervisorMode)、和机器态(MachineMode)。
everystep_
·
2024-02-20 03:19
c++23
risc-v
关于
RISC-V
与Arm的对比分析和各自的应用
原文:http://m.elecfans.com/article/1010395.html近日,开源指令集
RISC-V
得到了越来越多的重视。
jacksong2021
·
2024-02-19 20:29
RISC-V
与ARM
参考资料:第五代精简指令集计算机
RISC-V
你了解多少?
吮指原味张
·
2024-02-19 20:54
#
其他
指令集
RISC-V
和ARM
ARM架构和
RISC-V
架构都源自1980年代的精简指令计算机RISC,两者
小米人er
·
2024-02-19 20:21
我的博客
risc-v
arm开发
为什么
RISC-V
的指令结构如此的奇怪
为什么
RISC-V
的指令结构如此的奇怪
RISC-V
有六种不同的指令集,如下图分别为R-type/I-type/S-type/B-type/U-type/J-type但是为什么像B-type的指令不将立即数的顺序排成类似于
Megahertz66
·
2024-02-19 20:39
RISC-V
risc-v
RISC-V
MCU开发教程之低功耗蓝牙MCU看门狗使用
的卢CH582M,其采用沁恒自研
RISC-V
微处理器“青稞V4”,片上集成2Mbps低功耗蓝牙,兼容Bluetooth®lowenergy5.3,另外配备SPI、I²C、RTC等丰富外设。
借过风景
·
2024-02-19 20:28
risc-v
mcu
单片机
【沁恒CH32学习】——
RISC-V
架构学习笔记
作为新手第一次接触
RISC-V
架构时。我首先百度简单了解了ARM架构和
RISC-V
架构的区别,以我个人的理解是ARM架构代表之前的复杂指令集,而
RISC-V
架构代表着精简指令集。
大蒙同学
·
2024-02-15 06:10
stm32
物联网
risc-v
RSIC-V
RISC-V
环境搭建riscv-gnu-toolchain一、编译安装riscv-gnu-toolchain方式一、手动编译安装1、Cloneriscv-toolchain2、安装相关依赖库3、创建riscv
h~k~f
·
2024-02-15 06:09
risc-v
使用 C++23 从零实现
RISC-V
模拟器(4):完善 log 支持并支持更多指令
文章汇总「从零实现模拟器、操作系统、数据库、编译器…」:https://okaitserrj.feishu.cn/docx/R4tCdkEbsoFGnuxbho4cgW2Yntc这一节内容解析了更多的指令,并且提供了更详细的log输出从而进一步的定位问题。具体代码可以参考这个分支的代码:https://github.com/weijiew/crvemu/tree/lab4-load-store1.
everystep_
·
2024-02-14 16:47
c++23
risc-v
redis
基于
RISC-V
架构的通信DSP的设计以及在5G RedCap基带中的应用(一)
1.引言1.1.研究背景和意义
RISC-V
的起源可以追溯到2010年,当时加州大学伯克利分校的一个研究团队准备启动一个新项目,他们对比了当时的ARM、MIPS、SPARC和X86等指令集架构,发现这些指令集不仅越来越复杂
瑶光守护者
·
2024-02-14 06:07
risc-v
架构
5G
【
RISC-V
DSP设计】基于CEVA DSP架构的指令集分析(二)-函数列表
目录表3-1:定点滤波器功能表3-2:定点快速傅里叶变换(FFT)函数表3-3:定点数学函数表3-4:定点三角函数表3-5:定点向量函数表3-6:定点矩阵函数表3-7:浮点滤波器函数表3-8:浮点快速傅里叶变换(FFT)函数表3-9:浮点数学函数表3-10:浮点三角函数表3-11:浮点向量函数表3-12:浮点矩阵函数本文主要围绕数字信号处理(DSP)中的固定点滤波器函数进行了详细列表展示。这些函数
瑶光守护者
·
2024-02-14 06:07
risc-v
5G
学习
笔记
网络
架构
【
RISC-V
DSP设计】基于CEVA DSP架构的指令集分析(一)-总体介绍
CEVA-BX1™DSPLibrary功能与特点四、CEVA-BX1™DSPLibrary优势今天开始我们继续对CEVADSP的架构和指令集进行分析,基于对CEVADSP的分析和了解,后续可以进行基于
RISC-V
瑶光守护者
·
2024-02-14 06:06
risc-v
学习
笔记
网络
架构
计算机指令格式基础,
RISC-V
指令格式
RISC-V
宗旨——简约
RISC-V
指令集架构(ISA)作为新一代开源指令集架构,是一个最新的、简约的、清晰的、开源的指令集架构。
公幹氣褊
·
2024-02-13 13:20
计算机指令格式基础
risc-v
指令集
lax18,symbol将symbol的地址加载到x[rd]中。lwux19,0x00(x18)无符号字加载(LoadWord,Unsigned),从地址x18+0x00读取四个字节,零扩展后写入x19。bnezx19,pass如果x19不等于0,走pass分支;若是x19=0,则继续执行。lix19,0x01swx19,0x00(x18)x.dcbstx0,x18 将0x01写入x19寄存器;x
狮子座硅农(Leo ICer)
·
2024-02-12 23:26
芯片设计
risc-v
使用 C++23 从零实现
RISC-V
模拟器(1):最简CPU
本节实现一个最简的CPU,最终能够解析add和addi两个指令。如果对计算机组成原理已经有所了解可以跳过下面的内容直接看代码实现。完整代码在这个分支:lab1-cpu-add,本章节尾有运行的具体指令。1.冯诺依曼结构冯·诺依曼结构是现代计算机体系结构的基础,由约翰·冯·诺依曼在1945年提出。这种结构也称为冯·诺依曼体系结构,其核心特点是将程序指令和数据存储在同一个读写存储器(内存)中,计算机的
everystep_
·
2024-02-12 17:57
c++23
risc-v
使用 C++23 从零实现
RISC-V
模拟器(2):内存和总线
内存和总线上一部分将内存全部放到了CPU里面,总线的概念是隐含着的。这一部分将内存拆分出来,再引入总线的概念,CPU通过总线连接内存。完整代码可以查看这个分支:https://github.com/weijiew/crvemu/tree/lab2-memory实际上可以直接看代码,文章作为补充,这部分内容很简单。后续内容并没有完全将代码的所有修改列出来,建议快速浏览下面的内容有一个整体的认识后再结
everystep_
·
2024-02-12 17:57
c++23
risc-v
使用 C++23 从零实现
RISC-V
模拟器
使用C++23从零实现
RISC-V
模拟器使用C++23从零实现的
RISC-V
模拟器,最终的模拟器可以运行xv6操作系统。
everystep_
·
2024-02-12 17:27
c++23
risc-v
使用 C++23 从零实现
RISC-V
模拟器(3):指令解析
指令解析这章内容进一解析更多的指令,此外将解析指令的过程拆分为一个单独的类,采用表格驱动的方式,将数据和逻辑分离,降低了ifelse嵌套层数过多。这部分依旧改动不多,只增加了七个指令。此外代码中细碎的变动没有完全列出来,下面只是主体部分的更新,可以尝试自己动手实现,如果简单抄一遍是没有成长的,总之需要在解决问题中加深印象。可以参考这个分支的代码:https://github.com/weijiew
everystep_
·
2024-02-12 17:25
c++23
risc-v
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他