E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
XIlinx
mb_bootloop_le.elf是使用microblaze默认的elf文件,这个文件包括哪些内容?
一、mb_bootloop_le.elf说明1.mb_bootloop_le.elf是使用microblaze的FPGA的时候的默认的elf文件;2.
Xilinx
SDK中的.elf文件全称为“ExecutableandLinkingFormat
hahaha6016
·
2025-06-29 15:45
硬件设计
fpga开发
Vivado使用误区与进阶【1.0】
UltraFAST™是
Xilinx
©在2013年底推出的一套设计方法学指导,旨在指引用户最大限度地利用现有资源,提升系统性能,降低风险,实现更快速且可预期的设计。
BinaryStarXin
·
2025-06-28 20:59
FPGA技术汇总分享4
FPGA技术汇总分享3
fpga开发
硬件工程
dsp开发
嵌入式硬件
Vivado
和
XDC
Vivado
日志
ZYNQ无DMA的四路HP总线极限性能探索
深入挖掘AXIHP总线的直接传输潜力,突破传统DMA的性能瓶颈一、HP总线:ZYNQ系统的"高速公路"在
Xilinx
ZYNQ架构中,HP(HighPerformance)总线是连接PS(处理器系统)和PL
芯作者
·
2025-06-28 12:04
D1:ZYNQ设计
fpga开发
硬件工程
智能硬件
7a系列mrcc
xilinx
_
Xilinx
7 Series FPGA!型号列表
Xilinx
7SeriesFPGA型号列表SupportedDevice(1),(2)CoreVersionSignalingEnvironmentVirtex-5XC5VFX70T-FF1136-2C
·
2025-06-26 15:27
Xilinx
XC7K70T-2FBG484I 可编程罗辑芯片
XC7K70T-2FBG484I具有高达478K逻辑单元,34MbRAM,1920DSP片,2845GMAC/sDSP性能,32个收发器,12.5Gb/s收发器速度,800Gb/s串行带宽,x8Gen2PCIe接口,500个I/O引脚,VCXO组件,高级可扩展接口4(AXI4)IP,灵活混合信号(AMS)集成,以及1.2至3.3VI/O电压。Kintex®-7系列适用于3G与4G无线应用,平板显示
深圳市泰凌微电子
·
2025-06-26 15:56
音视频
可编程罗辑芯片
VIVADO导出仿真数据到MATLAB中进行分析
VIVADO导出仿真数据到MATLAB中进行分析目录前言一、导出仿真数据需要编写的RTL代码二、MATLAB读入txt文件中的数据三、需要注意的点总结前言在使用
Xilinx
Vivado进行FPGA开发时
FPGA与信号处理
·
2025-06-25 16:14
FPGA学习记录
VIVADO
SIMULATION
导出仿真数据
TXT
MATLAB
VxWorks在Zynq平台上的移植详细流程
VxWorks在Zynq平台上的移植详细流程【下载地址】VxWorks在Zynq平台上的移植详细流程本资源文档全面解析了将WindRiver的嵌入式操作系统VxWorks移植至
Xilinx
Zynq系列SoC
缪超争Lighthearted
·
2025-06-25 14:35
Closing target: localhost:3121/
xilinx
_tcf/Digilent/21025113
然后之后每次进行代码编译,综合,执行之后,就会提示error。工具有问题,将vivado工具关闭,重新打开,然后再打开工程,重新编译。
hahaha6016
·
2025-06-25 04:53
硬件设计
fpga开发
XCVU47P-2FSVH2892E
Xilinx
Virtex UltraScale+ FPGA AMD
XCVU47P-2FSVH2892E是一款为超高带宽、超大逻辑、低延迟应用而生的旗舰级FPGA。它不仅为AI与网络加速提供了理想平台,也在5G与未来通信基础设施中发挥着核心作用。凭借其灵活架构、卓越性能和丰富生态。1.超大规模逻辑资源搭载约285万逻辑单元与16万多个可编程逻辑模块(ALM),适合构建超复杂的硬件算法,如AI推理引擎、大规模状态机与并行数据流处理器。2.万级DSP运算单元9,000
XINVRY-FPGA
·
2025-06-23 19:34
fpga开发
fpga
人工智能
嵌入式硬件
c++
c语言
阿里云
中频收发卡-采集回放
它具有14bit分辨率、3GS/sAD采样率和12.6GS/sDA更新率,基于
Xilinx
KU060FPGA系列。
FPGA_ADDA
·
2025-06-21 13:42
fpga开发
FPGA加速卡
KU115
高速采集卡
FPGA中所有tile介绍
FPGA中包含的tile类型,以xinlinx7k为例,可以通过f4pga项目中的原语文件夹查看,主要包含以下这些:以下是您提到的
Xilinx
7系列FPGA中各种模块的含义及用途:1.BRAM(BlockRAM
aspiretop
·
2025-06-21 06:26
FPGA
fpga开发
XCVP1902-2MSEVSVA6865
Xilinx
FPGA Versal Premium SoC/ASIC
XCVP1902-2MSEVSVA6865VersalPremiumSoC/ASIC单片FPGA,可提供大容量FPGA逻辑仿真和原型设计目标。VP1902的逻辑单元数量增加了2.2倍,达到1850万个。VP1902自适应SoC提供最大容量和连接能力,具有可随机存取的逻辑密度和2.4倍的I/O带宽,并采用包括可编程片上网络在内的通用架构,性能超越前几代产品。与VU19PFPGA相比,其调试性能最高可
XINVRY-FPGA
·
2025-06-21 06:24
fpga开发
fpga
嵌入式硬件
云计算
ai
阿里云
安全
Xilinx
XC7A12T‑1CPG238I Artix‑7 FPGA
一、产品定位与封装特点XC7A12T‑1CPG238I属于赛灵思(
Xilinx
)28 nmArtix‑7系列中的入门级型号,其核心目标市场包括:小型嵌入式控制器接口桥接与协议转换设备教育与开发板平台低速数据处理
·
2025-06-21 06:23
用Zynq实现脉冲多普勒雷达信号处理:架构、算法与实现详解
本文将深入探讨如何利用
Xilinx
ZynqSoC(FPGA+ARM)平台高效实现PD雷达的信号处理链,涵盖理论基础、系统架构设计、关键算法实现及优化策略。一、脉冲多普勒雷达基础原
神经网络15044
·
2025-06-20 21:53
算法
仿真模型
python
信号处理
架构
算法
四通道高速数据采集卡(16bits、PCI Express3.0 x8、250MSps、4GB DDR4)
推荐给大家一款南科复华自主研发N-Linx高性能高速数据采集卡,FPGA芯片是基于
XILINX
公司的KintexUltrascale系列的XCKU060-2FFVA1156I。
·
2025-06-18 10:59
xilinx
gt的RX EQ
xilinx
的GT的接收均衡功能,是在高速信号传输的时候用来补偿通道损耗和抖动的。
·
2025-06-16 12:24
SOM-TL6678F是基于
Xilinx
Kintex-7 FPGA处理器设计工业级核心板
核心板简介创龙SOM-TL6678F是一款基于TIKeyStone架构C6000系列TMS320C6678八核C66x定点/浮点DSP以及
Xilinx
Kintex-7FPGA处理器设计的高端异构多核工业级核心板
Tronlong创龙
·
2025-06-16 12:53
嵌入式
fpga
arm
TMS320C6678 DSP +
Xilinx
Kintex-7 FPGA核心板硬件参数资源说明分享
本文主要介绍硬件接口资源以及设计注意事项等内,其中测试的应用板卡为TMS320C6678DSP+
Xilinx
Kintex-7FPGA核心板,它是一款基于TIKeyStone架构C6000系列TMS320C6678
Tronlong创龙
·
2025-06-16 12:53
工业级核心板
TMS320C665x
fpga开发
嵌入式硬件
嵌入式
dsp开发
硬件工程
ZYNQ笔记(二十):Clocking Wizard 动态配置
版本:Vivado2020.2(Vitis)任务:ZYNQPS端通过AXI4Lite接口配置ClockingWizardIP核输出时钟频率目录一、介绍二、寄存器定义三、配置四、PS端代码一、介绍
Xilinx
W以至千里
·
2025-06-16 09:32
ZYNQ
笔记
fpga开发
xilinx
的gtx的4lane实现不同线速率如何实现
一、结论理论上是可以的,但需要每个lane使用独立的PLL(CPLL),不能共享QPLL。原因:QPLL是一种QuadPLL,输出的时钟频率统一,多个lane共享时钟源,因此必须同速率。使用CPLL(ChannelPLL)的话,每个lane都有独立的PLL,可以独立配置速率。二、方案要点三、注意的问题四、总结
·
2025-06-13 11:17
xilinx
的gtx使用qpll,是否可以实现4lane运行不同的线速率
一、背景说明GTX收发器是
xilinx
FPGA中高速串行收发器模块的一种,支持多个通道高速串行通信。QPLL也就是QuadPLL是GTX通道中比较常用的时钟管理资源,用于生成高速串行时钟和参考时钟。
hahaha6016
·
2025-06-12 10:47
硬件设计
fpga开发
fmc接口定义_FMC接口标准
【实例简介】FMC标准接口说明,英文版现在
Xilinx
、Alter等主流FPGA厂商大多使用FMC接口,其对应有很多FMC扩展子板(Thispageleftblankintentionally.ANSI
·
2025-06-10 13:24
推荐开源项目:赛灵思LTE数字上下变频CFR和DPD解决方案
赛灵思(
Xilinx
)作为全球领先的可编程逻辑器
温冰礼
·
2025-06-09 22:09
关于FPGA软核的仿真(一)
MicroBlaze是
Xilinx
专为FPGA设计的软核处理器,其本质是通过FPGA的可编程逻辑资源(如查找表LUT、触发器Flip-Flop)动态构建的处理器架构,其本质为搭建处理器电路。
读书点滴
·
2025-06-08 00:19
FPGA自学之路
fpga开发
深入剖析ZYNQ Linux动态PL配置:xdevcfg驱动创新实践指南
一、ZYNQ动态重配置技术解析1.1可编程逻辑的革命性价值
Xilinx
ZYNQ系列SoC的划时代设计将ARM处理系统(PS)与FPGA可编程逻辑(PL)深度融合,创造出独特的异构计算架构。
芯作者
·
2025-06-03 01:14
D1:ZYNQ设计
fpga开发
XILINX
ZYNQ700系列 FPGA简介、开发环境、应用领域、学习要点
XILINX
ZYNQ-7000系列是赛灵思(
Xilinx
)推出的可扩展处理平台(SoCFPGA),将ARMCortex-A9双核处理器(属于“处理系统”,PS)与可编程逻辑(PL,即传统FPGA部分)集成在单芯片中
GJZGRB
·
2025-06-03 01:43
fpga开发
学习
嵌入式硬件
硬件工程
ZYNQ7000
UG479 (v1.10) March 27, 2018的中文版
UG479(v1.10)March27,2018的中文版,该文档是介绍
Xilinx
7系列FPGADSP48E1Slice的功能特性、架构细节、设计注意事项等,涵盖乘法器、加法器、流水线等内容,适用于数字信号处理等应用的设计参考
LeeAmos1
·
2025-06-02 03:35
fpga开发
终于完成UG483 v1.14的中文pdf版
该文档是
Xilinx
的7系列FPGAPCB设计指南(UG483v1.14),涵盖PCB技术基础、电源分配系统、SelectIO信令、材料与走线、高速信号过渡设计等内容,提供设计策略与参数规范,助力优化PCB
LeeAmos1
·
2025-06-02 03:35
笔记
XILINX
FPGA管脚说明
1.用户IO引脚(IO_LXXY_#)IO_LXXY_#:这是用户可用的IO引脚。XX代表某个Bank内唯一的一对引脚,Y=[P|N]代表对上升沿还是下降沿敏感,#代表Bank号。2.多功能引脚(IO_LXXY_ZZZ_#)IO_LXXY_ZZZ_#:这些引脚在用户IO的基础上添加了额外的功能,如配置数据口(Dn)、地址线(An)、唤醒引脚(AWAKE)、主/从输入输出(MOSI_CSI_B_MI
零度随想
·
2025-06-01 17:20
fpga开发
FMQL10S /20S核心板 —— 国产化嵌入式开发新选择
FMQL10S芯片作为一款国产可编程SoC,兼容
Xilinx
ZynqXC7Z010架构,集成了ARMCortex-A9处理器与FPGA逻辑资源,具备一定的生态兼容性和可扩展性,适合作为嵌入式计算核心使用
Future_Comtech
·
2025-05-30 16:02
fpga开发
zynq7020 shm共享内存和OCM
在
Xilinx
Zynq-7020SoC(结合ARM处理器和FPGA)中,共享内存(SHM)和片上内存(OCM)是两种不同的内存资源,它们在物理位置、访问速度、用途和设计目标上存在显著差异。
yayaer2
·
2025-05-28 16:13
嵌入式通信
嵌入式硬件
Znyq
USB转JTAG、USB转I2C、USB转SPI、USB转RS121/RS422/RS485芯片调试笔记
1.1测试环境1.1.1整体环境介绍测试环境说明板卡:pcie403板卡主控芯片:
Xilinx
xcvu13p-fhgb2104-2调试软件:Vivado2018.3代码环境:Vscodeutf-8测试工程
vx:module1066
·
2025-05-27 23:44
信号处理模块
笔记
LabVIEW开发FPGA磁声发射应力检测系统
工业级磁声发射应力检测系统,针对传统设备参数固定、灵活性不足的痛点,采用
Xilinx
FPGA与LabVIEW构建核心架构,实现激励信号可调、多维度数据采集与实时分析。
LabVIEW开发
·
2025-05-27 05:15
LabVIEW参考程序
LabVIEW开发案例
LabVIEW开发案例
XILINX
ARM+FPGA Zynq-7010/20 Linux-RT案例开发手册
Linux-RT内核简介RT-Linux(Real-TimeLinux)亦称作实时Linux,是Linux中的一种硬实时操作系统,它最早由美国墨西哥理工学院的V.Yodaiken开发。产品资料提供的Linux-RT内核应用了开源的RTPREEMPT机制进行补丁。PREEMPT_RT补丁的关键是最小化不可抢占的内核代码量,同时最小化必须更改的代码量,以便提供这种附加的可抢占性。PREEMPT_RT补
Tronlong创龙
·
2025-05-27 01:51
工业级核心板
嵌入式ARM
软硬件原理图规格资料平台
案例
嵌入式硬件
硬件工程
fpga开发
linux
arm
基于RFSOC47DR FPGA的基带信号处理板(RFSOC_V30)
1、简介RFSOC数模混合信号处理卡,采用
Xilinx
ZYNQUltraScale+RFSoC27DR或47DR,实现了8路ADC和8路DAC端口,并支持外部同源参考时钟。
VX15600254840
·
2025-05-24 06:15
fpga开发
基于RFSOC27DR/47DR FPGA的光纤基带信号处理板(RFSOC_V20)
1、简介RFSOC数模混合信号处理卡,采用
Xilinx
ZYNQUltraScale+RFSoCZU27DR,实现了8路ADC和8路DAC端口,并支持外部同源参考时钟。
VX15600254840
·
2025-05-24 06:14
fpga开发
硬件工程
什么是ZYNQ?它和FPGA有什么区别?这篇文章帮你快速了解ZYNQ!
ZYNQ是
XILINX
(现属于AMD)旗下一款创新的全可编程系统级芯片(SoC),它独特地结合了多核处理器系统(PS)与现场可编程门阵列(FPGA)逻辑(PL),为复杂应用提供了硬件可定制性与软件灵活性的双重优势
FPGA工程狮-阿水
·
2025-05-23 00:18
fpga开发
硬件架构
系统架构
fpga
Xilinx
UltraScale
Xilinx
UltraScale
Xilinx
全新16纳米及20纳米UltraScale™系列基于首款架构,不仅覆盖从平面到FinFET技术乃至更高技术的多个节点,同时还可从单片IC扩展至3DIC。
LEEE@FPGA
·
2025-05-22 19:51
FPGA学习记录
Xilinx
UltraScale
ultrascale和arm区别_ZYNQ UltraScale+ MPSoc FPGA初学笔记
前言最近要做新的设计用到
Xilinx
ZYNQUltraScale+MPSoc系列的芯片。文档看到吐,阅读间隙和妹子聊天,还被吐槽太闲。
weixin_39531582
·
2025-05-22 16:06
xilinx
各芯片产品选型引导手册product selection guide( FPGA中zynq UltraScale+ MPSOC的概念理解)
然后才发现自己搞不懂
xilinx
里的各种系列芯片的关系。还好关于这方面的手册一般十多页一个。所以我就都下载下来对比研究了一番。终于搞懂了,之前一直分不清,以为zynq是PS+PL端的SOC总称,所以什
nature_forest
·
2025-05-22 16:05
FPGA
动态规划
机器学习
基于PXIE的Kintex UltraScale系列FPGA处理板卡
板卡采用
Xilinx
的高性能KintexUltraScale系列FPGA作为实时处理器,实现FMC接口数据的采集、处理、以及背板接口互联。板载1组独立的72位DDR4SDRAM大容量缓存。
VX15600254840
·
2025-05-17 22:20
fpga开发
2023 ASIC FPGA IP RTL & License (Diamond / Libero SOC)
FPGA系列:IntelAlteraFPGA(Quartus)ADM
XILINX
FPGA(Vivado&ISE)LatticeFPGA(Diamond)Microchip(LiberoSOC)ASIC系列
Jerry_Wei_2020
·
2025-05-16 15:09
fpga开发
基于Kintex-7 FPGA的FMC PCIE预处理侧插卡
板卡采用
Xilinx
的高性能Kintex7系列FPGA作为实时处理器,实现FMC接口数据的采集、处理、以及背板接口互联。板载1组独立的64位DDR3SDRAM大容量缓存。
VX15600254840
·
2025-05-15 12:29
fpga开发
FPGA:
Xilinx
Kintex 7实现DDR3 SDRAM读写
在
Xilinx
Kintex7系列FPGA上实现对DDR3SDRAM的读写,主要依赖
Xilinx
提供的MemoryInterfaceGenerator(MIG)IP核,结合Vivado设计流程。
InnoLink_1024
·
2025-05-15 12:27
FPGA
高速接口
RTL设计
fpga开发
硬件架构
硬件工程
从
Xilinx
Kintex-7认识FPGA
从赛灵思Kintex-7认识FPGA作者:lee神1
xilinx
FPGA简介FPGA(Field-ProgrammableGateArray),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物
LEEE@FPGA
·
2025-05-15 12:25
FPGA学习记录
kintex-7
FPGA
Xilinx
Kintex-7系列FPGA的开发板SATA/PCIe接口
前言TLK7-EVM是一款由广州创龙基于
Xilinx
Kintex-7系列FPGA自主研发的核心板+底板方式的开发板,可快速评估FPGA性能。
Tronlong创龙
·
2025-05-15 12:25
Xilinx
Kintex-7
fpga
Xilinx
Kintex-7
FPGA:
Xilinx
Kintex 7实现PCIe接口
在
Xilinx
Kintex-7系列FPGA上实现PCIe(PeripheralComponentInterconnectExpress)接口,通常使用
Xilinx
提供的7SeriesIntegratedBlockforPCIeIP
InnoLink_1024
·
2025-05-15 11:23
高速接口
FPGA
RTL设计
fpga开发
硬件架构
硬件工程
vivado的license
INCREMENTVIVADO_HLS
xilinx
d2037.05permanentuncountedAF3E86892AA2VENDOR_STRING=License_Type:BoughtHOSTID
Dr-加菲
·
2025-05-14 20:36
vivado
【PXIE301-211】基于PXIE总线的16路并行LVDS数据采集、1路光纤数据收发处理平台
板卡概述PXIE301-211是一款基于PXIE总线架构的16路并行LVDS数据采集、1路光纤收发处理平台,该板卡采用
Xilinx
的高性能Kintex7系列FPGAXC7K325T作为实时处理器,实现各个接口之间的互联
北京青翼科技
·
2025-05-14 05:26
数据中心产品
fpga开发
信号处理
图像处理
FPGA:
XILINX
FPGA产品线以及器件选型建议
本文将详细介绍
Xilinx
(现为AMD的一部分)当前的FPGA产品线及其主要特点,并提供器件选型的建议。以下内容基于
Xilinx
FPGA的最新信息,涵盖产品系列、特性及选型指导。
InnoLink_1024
·
2025-05-13 22:48
芯片
FPGA
嵌入式
fpga开发
硬件架构
硬件工程
嵌入式硬件
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他