E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
sigrity
DDR4信号仿完整性仿真
主流的仿真工具都是支持DDR4的仿真的,目前使用的主力工具为
Sigrity
及Hyperlynx,下面以
Sigrity
系统软件为例说明一下DDR仿真的基本流程。
athen21
·
2023-10-29 18:47
PI/SI技术
仿真
Sigrity
仿真报错:找不到电容的S参数?
很多电子工程师会选择使用
Sigrity
软件进行高速PCB信号仿真,但在使用过程可能会遇见报错情况,其中之一是提示找不到电容的S参数,那么如何解决这个问题?
凡亿教育
·
2023-09-07 11:52
凡亿企业培训
仿真
电容
社交电子
Sigrity
高速信号仿真之直流压降仿真
1简介本文主要介绍直流压降仿真分析,电源直流压降的仿真,又称电源直流跌落仿真DCIRDrop或IRDrop)。HyperLynx软件中集成了电源完整性电源电压跌落仿真功能(DCDropSimulation(PowerScope))。它不仅可以对电源平面电压跌落进行仿真,还能对电源过孔和平面的电流密度进行仿真。2SPD文件转换仿真的文件可以Allegro的PCB文件或者SPD文件,建议将仿真文件统一
一杯苦咖啡️
·
2023-08-04 16:14
10
Sigrity实战系列
嵌入式硬件
单片机
仿真
Sigrity
高速信号仿真之阻抗仿真
1简介阻抗匹配(impedancematching)信号源内阻与所接传输线的特性阻抗大小相等且相位相同,或传输线的特性阻抗与所接负载阻抗的大小相等且相位相同,分别称为传输线的输入端或输出端处于阻抗匹配状态,简称为阻抗匹配。否则,便称为阻抗失配。有时也直接叫做匹配或失配。2SPD文件转换仿真的文件可以Allegro的PCB文件或者SPD文件,建议将仿真文件统一转化成SPD文件,在进行仿真。具体的转换
一杯苦咖啡️
·
2023-08-04 16:44
10
Sigrity实战系列
仿真
fpga开发
嵌入式硬件
Sigrity
高速信号仿真之S参数抽取
1S参数S参数对于仿真和信号完整性而言,可能是基础的仿真流程和知识。S参数、Z参数、Y参数等:S参数称为散射参数Z参数称为阻抗参数Y参数称为导纳参数。Y可能平常比较少用,Z参数一般用来查看电源的阻抗,S参数用来查看无源互连传输的一些信息。1.1单端信号S参数序号名称描述1S11定义为从端口1反射出去的能量(反射波)与从端口1进入的能量(入射波)的比值,又称为回损。2S21定义为从端口2输出的能量(
一杯苦咖啡️
·
2023-08-04 16:44
10
Sigrity实战系列
嵌入式硬件
fpga开发
仿真
链路上小段线的阻抗突变到底会不会影响信号质量?
本文将利用
SIGRITY
仿真软件对信号在传输
edadoc2013
·
2023-04-01 17:51
硬件工程
单片机
物联网
Cadence
Sigrity
仿真入门6 -- PCIE/USB/DDR仿真
当
sigrity
前面的PowerDC/PowerSI/SPEED2000学完后,将进入SystemSI,这是一个集大成的世界,前面的是在为SystemSI打基础,在这里项目上的一些高速拓扑都可以在这里UI
Elias666666
·
2023-03-19 12:07
玻纤效应差分信号影响及处理方法,使用
sigrity
建模玻纤效应仿真
玻纤效应差分信号影响及处理方法,使用
sigrity
建模玻纤效应仿真1.1玻纤效应影响下图是一块覆铜板也叫芯板,是由玻璃纤维布填充树脂表面粘合上铜皮组成,PCB上走线就是腐蚀铜皮之后留下的线条。
fleieng
·
2023-01-05 22:52
pcb
pcb工艺
Allegro
Sigrity
OptimizePI Training(一)去耦电容仿真设置
本文大纲1.去耦电容仿真设置(一)2.去耦电容仿真设置(二)3.去耦电容仿真设置(三)4.仿真优化结果查看关于OptimizePI去耦电容的优化需要综合考虑PDN的性能和成本因素,在目前的PCB或封装设计中,往往存在PDN电源噪声(包括低频和高频)超标、性能不满足设计、成本较高等问题。随着设计变得越来越复杂,电容的位置和容值选择往往大大超出设计人员的经验。OptimizePI提供业界第一个能够综合
weixin_30834019
·
2020-08-20 08:05
使用
Sigrity
进行走线阻抗与耦合度检查
使用
Sigrity
进行走线阻抗与耦合度检查Layout中对于走线最基础的关注点是阻抗和串扰。对于阻抗,在开始设计PCB之前,我们会计算出满足阻抗要求的单端走线以及差分线等。
十四岁的十四
·
2020-08-20 08:57
SI
BRD文件转SPD文件方法
本仿真使用的是版本是:SigrityVision2018(18.0.1)在使用
Sigrity
2018进行仿真时,若之后BRD文件,则在PowerSI、Speed2000等工具中直接加载BRD文件后,经常出现平面层没有被正确识别的情况
剑侠蜀山
·
2020-08-20 07:16
信号仿真
BRD转SPD
Cadence
Sigrity
2016 POWER SI Model Extraction部分
ModelExtraction部分电源仿真主要就是5步。以下为详细步骤:assigncapacitorSelectnets—setupP/GnetgenerateportSetupsimulationfrequenciesStartsimulation加载电容库首先loadlayoutfile。然后选择assigncapacitormodels。图1会出现以下对话框。图2选择好需要加载电容库的电容
lazy96
·
2020-08-20 07:41
仿真学习
Cadence
Sigrity
目录一、PowerSI1、PowerSI仿真前设置2、PowerSI提取S参数(1)检查叠层(2)选择需要提取的走线和GND(3)设置端口(4)设置提取频率和提取方式(5)运行仿真(6)查看并保存结果3、PowerSI提取PDN阻抗(1)使能提取模式(2)选择电源网络和GND(3)使能电容(4)设置端口(5)设置提取频率及提取方式(6)运行仿真(7)保存结果(8)将所有的滤波电容取消掉,看看是怎么
放羊娃
·
2020-08-20 06:37
PCB设计
Sigrity
中用Power SI进行走线阻抗与耦合检查分析
一、工程文件载入1.1打开AllegroSigritySI组件,导入想要分析的电路板文件1.2点击File->Open菜单,导入brd文件1.3点击analyse->powersi菜单,打开xNetSelection窗口软件默认选择了"EntireDesign"按钮,表示把整个工程导入到仿真工具中进行仿真。默认选择该选项即可,点击OK,将当前打开的工程导入到powersi软件中。二、powersi
落水小丑鱼
·
2020-08-20 05:31
SIPI仿真
PCB仿真软件与电磁场求解器的算法
1.简介目前商业化的PCB仿真软件主要有:Cadence公司的
Sigrity
、Ansys公司的SIwave/HFSS、CST公司的CST、Mentor公司的HyperLynx、Polor公司的Si9000
weixin_30292843
·
2020-08-16 21:51
[allegro
sigrity
si] 1:Tline 的仿真实验
allegrosigritysi的使用和一点心得。这个系列的的实验主要的来源是《Cadence高速电路设计AllegroSigritySIPIEMI设计指南》里面的实验,会加一点自己的心得,我也是第一次学习,会不断的把自己学到的更新到这一系列里面。对于仿真,主要应对的有高速布线,差分对,码间串扰,阻抗匹配,振铃,过冲,EMI分析。信号完整性分析先建立一个完整的信号链路,打开allegro-alle
温柔的眼神
·
2020-06-24 18:43
allegro
sigrity
si
cadence
Cadence
Sigrity
仿真入门5 -- EMI仿真
EMI仿真,把电脑算死机了2次,黑屏1次,麦克斯韦真是厉害。计算量真大。大家一起共同进步,先上一张效果图装装x。EMI仿真PCB级视图EMI仿真基于FCC标准的辐射视图1.和前面DDRSI仿真一样,启动SPEEDGenerator,loadlayoutfile。2.我这个DDR内存条上下游2个没用的层,我先删掉,双击右边layer区域或者左边checkstackup跳出stack窗口删除3.先删除
Elias666666
·
2019-09-24 22:23
Cadence
Sigrity
仿真入门4 -- DDR SI仿真
DDR仿真用的是SPEED2000,在DDR仿真前可以先补充SPEED2000的时域波形仿真和IBIS仿真基础,我们以DDR内存条为例,进行简单的DDRSI仿真。1.Cadence17.2的SPPED2000在Generator里2.点击Generator后会选择license,这里注意要全选,否则后面DDR仿真会报spderror3.选择DDRSimulaion,点击“loadlayoutfil
Elias666666
·
2019-07-12 12:24
Cadence
Sigrity
仿真入门3 -- 特征阻抗和耦合检查
高速信号在传输的过程中由于layout走线的不良会导致反射串扰等信号完整性问题,这节我们仿真DDR信号特征阻抗和串扰参数,加深对layout的理解。阻抗不匹配导致的反射失真串扰1.打开PowerSI,loadlayoutfile。(我这图是已经仿真完了的)12.点击“SetupNetGroups”,选择TX器件,这里勾选这个线路的CPUU12,点击下一步。3.选择RX端,这里勾选这个线路的DDR颗
Elias666666
·
2019-05-24 00:21
Cadence
Sigrity
仿真入门2 -- PowerSI DDR S参数仿真分析
PowerSI可以进行S参数提取仿真、电源阻抗提取、走线阻抗耦合检查、平面谐振分析。下面我们介绍DDR数据线S参数提取仿真,仿真出来的结果有回波损耗S11、插入损耗S12以及串扰S13。把DDRDQ07的参考层GND故意挖掉,使其阻抗不连续,看看信号质量会发生什么样的变化。仿真结果预览最后仿真出来的S11结果最后仿真出来的S12结果PowerSI软件在win10cortana搜索即可,或者在Cad
Elias666666
·
2019-04-23 22:11
Cadence
Sigrity
仿真入门1 -- PowerDC IR drop
PowerDC主要功能有直流压降(IRdrop)、电流密度、热仿真、电热混合仿真,可以帮助硬件工程师、电源工程师、layout工程师、SI/PI工程师、thermal工程师优化layout设计,提高产品质量。仿真结果包括power平面电压分布、IRdrop、负载端实际电压值、powerloss、电压电流密度、电压电流热点等。PowerDC软件在win10cortana搜索即可,或者在Cadence
Elias666666
·
2019-04-21 18:50
Cadence仿真利器,Cadence SI / PI Analysis –
Sigrity
安装及破解指南
Sigrity
提供了丰富的千兆比特信号与电源网络分析技术,包括面向系统、印刷电路板(PCB)和IC封装设计的独特的考虑电源影响的信号完整性分析功能。
·
2015-11-07 14:32
安装
Cadence仿真利器,Cadence SI / PI Analysis –
Sigrity
安装及破解指南
Sigrity
提供了丰富的千兆比特信号与电源网络分析技术,包括面向系统、印刷电路板(PCB)和IC封装设计的独特的考虑电源影响的信号完整性分析功能。
hiwcb
·
2014-10-10 18:17
仿真
Cadence
Sigrity
上一页
1
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他