E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
verilog基础篇
Koa
基础篇
(二)—— 路由与中间件
letapp=newKoa()router.get(“/”,asyncctx=>{ctx.body=“hellokoarouter”})app.use(router.routes())app.use(router.allowedMethods())app.listen(3000)运行项目,在浏览器访问本地3000端口,在页面上就会看到输出的语句。这就是最简单的路由。获取查询字符串其实,不知不觉的,
字节全栈_OYI
·
2025-02-03 10:55
中间件
智能汽车嵌入式软件开发
基础篇
-嵌入式C语言基础2
1、引入函数的原因编程中常遇到完成某个功能的程序段出现多次;大家均要用到的功能。为了减少不必要的重复编程使程序质量提高。在计算机高级语言中,引入函数(或子程序、过程)2、函数的分类C程序是由一个主函数和其它若干函数构成,每个函数实现一定的功能,其中主函数main()是必需的,其它函数被主函数调用或者其它函数之间相互调用。C语言的函数可以分为三类:主函数main()、库函数(如printf()、sc
每日超级储能
·
2025-02-03 05:11
汽车
c语言
开发语言
第14篇:2线-4线译码器
用
Verilog
过程结构always表示部分代码:使用DE2-115开发
Terasic友晶科技
·
2025-02-03 02:50
数字逻辑(DE2-115)
fpga开发
【教程4>第5章>第22节】基于FPGA的Gardner环实现——时偏误差检测模块
入门100例》《★教程3:simulink入门60例》《★教程4:FPGA/MATLAB/Simulink联合开发入门与进阶X例》目录1.软件版本2.时偏误差检测模块的FPGA实现2.1原理回顾2.2
verilog
fpga和matlab
·
2025-02-03 00:26
#
fpga开发
Gardner环
时偏误差检测
教程4
智能汽车嵌入式软件开发
基础篇
-嵌入式C语言基础1
数据类型基本类型:整型浮点型字符型枚举构造类型:数组结构体共用体指针类型:空类型:void10100inta----->0x1000000整型:二进制:010101八进制:07111------%o十进制:09100------%d十六进制:0~F:0xff----->%x格式转换,10进制转2进制,x/2取余,从下到上排列如100------->1100100--------->0*2^0+0*
每日超级储能
·
2025-02-02 22:48
智能汽车软件开发
汽车
c语言
算法
自动驾驶
mcu
stm32
IoTDB 入门教程
基础篇
①——时序数据库为什么选IoTDB ?
文章目录一、前文二、性能排行第一三、完全开源四、数据文件TsFile五、乱序数据高写入六、其他七、参考一、前文IoTDB入门教程——导读关注博主的同学都知道,博主在物联网领域深耕多年。时序数据库,博主已经用过很多,从最早的InfluxDB,到后期的TDengine,以及现在的IoTDB。最早是没得选,只能用InfluxDB。后面是有的选,换了TDengine。现在是选择太多,择优选了IoTDB。各
小康师兄
·
2025-02-02 09:47
Apache
IoTDB
入门教程
iotdb
时序数据库
数据库
TsFile
Apache
IoTDB
字节跳动小姐姐教你用Retrofit-+-RxJava-+-OkHttp-让网络请求变的简单-
基础篇
(1)
.build();说明:配置了接口的baseUrl和一个converter,GsonConverterFactory是默认提供的Gson转换器,Retrofit也支持其他的一些转换器,详情请看官网Retrofit官网3,创建一个接口,代码如下:publicinterfaceMovieService{//获取豆瓣Top250榜单@GET(“top250”)CallgetTop250(@Query(“
2401_84132449
·
2025-02-01 16:39
程序员
retrofit
rxjava
okhttp
Web前端最全Koa
基础篇
(二)—— 路由与中间件(1),前端组件化架构实践
最后如果你已经下定决心要转行做编程行业,在最开始的时候就要对自己的学习有一个基本的规划,还要对这个行业的技术需求有一个基本的了解。有一个已就业为目的的学习目标,然后为之努力,坚持到底。如果你有幸看到这篇文章,希望对你有所帮助,祝你转行成功。开源分享:【大厂前端面试题解析+核心总结学习笔记+真实项目实战+最新讲解视频】基本使用router.get(“/”,asyncctx=>{ctx.body=“h
2401_84447112
·
2025-02-01 11:00
程序员
前端
中间件
架构
verilog
中+:和-:用法
verilog
中的+:和-:用法在
Verilog
中,+:和-:是用于部分选择的操作符,它们通常用来选择一个向量中的一部分,或者进行位的切片操作。+:用于从指定起始位向右选取一定数量的位。
snow每天都要好好学习
·
2025-02-01 06:21
Verilog
fpga开发
从零到一学习c++(
基础篇
--筑基期一)
从零到一学习C++(
基础篇
)作者:羡鱼肘子温馨提示1:本篇是记录我的学习经历,会有不少片面的认知,万分期待您的指正。
羡鱼肘子
·
2025-01-31 18:37
学习
电控---
基础篇
一、时钟时钟控制器(ResetClockControl,RCC):1.有低速高速两种(highspeed,HS与LowSpeed,LS)低速用于实时时钟(RealTimeClock,RTC)高速用于定时器,UART,ADC等多种外设2.有内外部两种(Internal,I与External,E)(1)Disable不用外部时钟,则自启动(强制)使用MCU核心内部时钟一般是不准的代名词(2)Cryst
kyle~
·
2025-01-30 15:16
嵌入式
单片机
嵌入式硬件
Verilog
系统函数实现单精度float、双精度doble浮点类型和整型之间互相转换
标准
verilog
支持双精度double类型和十六进制64位数据相互转换,使用$realtobits和$bitstoreal系统函数使用示例://test_tb.v`timescale1ns/1psmoduletest_tb
whik1194
·
2025-01-30 12:53
Xilinx
FPGA
ZYNQ
verilog
systemverilog
I2C协议与FPGA开发教程_VHDL/
Verilog
实现
内容涵盖了I2C基础知识、通信模式、总线仲裁机制,以及用VHDL和
Verilog
语言实现I2C控制器的方法。
侯昂
·
2025-01-30 12:50
verilog
Matlab GPS C/A码发生器.
本文所涉文献资料均为开源免费,参考文献、声明链接等均写在文末。1.C/A码简要介绍GPS卫星信号包括载波信号、测距码和数据码.其中的测码粗码即C/A码(CoarseAcquisitionCode)除了作为粗测码外,还由于其具有码长短,易于捕获的特点而作为GPS卫星信号的捕获码,因此C/A码是GPS信号捕获以及接收机实现的基础。[1]GPS系统中使用了两种伪随机码,一种是时钟速率为10.23MHz用
today_typ
·
2025-01-30 08:21
verilog
学习日志
开发语言
matlab
经验分享
fpga开发
PyTorch 框架实现线性回归:从数据预处理到模型训练全流程
系列文章目录Pytorch
基础篇
01-PyTorch新手必看:张量是什么?5分钟教你快速创建张量!02-张量运算真简单!PyTorch数值计算操作完全指南03-Numpy还是PyTorch?
大模型铲屎官
·
2025-01-30 03:17
PyTorch
pytorch
线性回归
人工智能
深度学习
python
Python----QT篇
基础篇
(一)
1defcreate_window():#创建QApplication对象app=QApplication(sys.argv)#创建一个QWidget窗口window=QWidget()#设置窗口标题window.setWindowTitle('姓名')#设置窗口的位置和大小window.setGeometry(20,400,500,500)#x,y,width,height#创建一个垂直布局管理
K0711
·
2025-01-29 20:53
Python
python
qt
开发语言
Quartus Prime 仿真相关报错解决方法
第一步打开仿真设置第二步检查如图所示路径是否正确即对应.VMF文件保存的路径复制粘贴可见上方文本如下quartus_eda--gen_testbench--tool=modelsim_oem--format=
verilog
门外的兔子
·
2025-01-29 17:25
问题解决
fpga开发
嵌入式硬件
MySQL(1)
数据库
基础篇
MYSQL概述SQL函数约束多表查询事务进阶篇存储索引索引SQL优化试图/存储过程/触发器锁InnoDB核心MySQL管理运维篇日志主从复制分库本表读写分离
基础篇
MySQL数据库概念:存储数据的仓库
memorycx
·
2025-01-29 09:41
mysql
数据库
数码管扫描显示
verilog
_如何开始Xilinx FPGA开发之旅 第二课 EGO1数码管与键盘
庚子年,我们的EGO1在疫情当中作为口袋实验平台成为了众多高校的复课利器。其中的成功案例更是得到了新华社网媒与CCTV教育频道的报道。借此东风,为了让更多的老师与学生熟悉了解Xilinx,更好的入门学习FPGA知识,我们的师资培训直播已开设EGO1专题直播,欢迎新老朋友跟踪关注。第二课----EGO1数码管与键盘本周的直播我们将介绍EGO1的外设使用案例,介绍数码管扫描的原理和PS/2协议。并教大
weixin_39869959
·
2025-01-28 21:19
数码管扫描显示verilog
FPGA入门学习之Vivado-数码管驱动设计实验
通过本实验,您将学习如何使用FPGA来控制数码管的显示,并编写相应的
Verilog
代码。实验准备:Vivado软件的安装和配置。FPGA开发板(如Xilinx的Basys3)。
ZdqDeveloper
·
2025-01-28 20:45
fpga开发
学习
FPGA
Kaggle房价预测
Kaggle房价预测作为深度学习
基础篇
章的总结,我们将对本章内容学以致用。下面,让我们动手实战一个Kaggle比赛:房价预测。本节将提供未经调优的数据的预处理、模型的设计和超参数的选择。
一名小菜鸟的学习之路
·
2025-01-28 15:38
深度学习pytorch
深度学习
机器学习
python
人工智能
神经网络
基于 FPGA 的简易 OFDM 系统
Verilog
实现
基于FPGA的简易OFDM系统
Verilog
实现介绍OFDM(正交频分复用)是一种广泛应用于无线通信系统的多载波调制技术,用于提升数据传输效率和抗干扰能力。
鱼弦
·
2025-01-28 13:21
人工智能时代
fpga开发
学习yosys(一款开源综合器)
安装sudoapt-getinstallyosys#ubuntu22.04仓库里面是yosys-0.9sudoinstallxdot创建脚本show_rtl.ysread_
verilog
cpu.vhierarchy-topcpuproc
qq85058522
·
2025-01-28 05:57
自己动手写CPU
fpga开发
Verilog
边沿检测
edge_check.vmoduleedge_check(inputclk,inputin,outputneg_edge,outputpos_edge);regr1=1'd0;regr2=1'd0;assignneg_edge=(~r1)&r2;assignpos_edge=r1&(~r2);always@(posedgeclk)beginr1<=in;r2<=r1;endendmoduletb.
csdn_gddf102384398
·
2025-01-26 20:40
fpga开发
ESP32-C3入门教程 蓝牙篇③——基于微信小程序和Esp Blufi实现 WiFi配网
EspBlufi实现WiFi配网文章目录一、前言二、软件框架三、软件流程四、API介绍五、全部源码一、前言本文基于VSCodeIDE进行编程、编译、下载、运行等操作基础入门章节请查阅:ESP32-C3入门教程
基础篇
小康师兄
·
2025-01-25 10:11
ESP32-C3入门教程
微信小程序
小程序
blufi
ESP32
WiFi配网
ESP32-C3入门教程
基础篇
④——ADC(模拟量转数字量)单次读取简单实例
3.1ADC电压范围3.2ADC精度3.3ADC校准3.4ADC读取四、全部源码五、运行演示六、参考一、前言本文基于VSCodeIDE进行编程、编译、下载、运行等操作基础入门章节请查阅:ESP32-C3入门教程
基础篇
小康师兄
·
2025-01-25 10:10
ESP32-C3入门教程
ESP32
ESP32-C3
ADC
模数转换
模拟量转数字量
ESP32-C3入门教程 WiFi篇⑦——基于SoftAP 的 WiFi 智能配网
文章目录一、前言二、WiFi配网方式三、功能简述四、源码实现一、前言本文基于VSCodeIDE进行编程、编译、下载、运行等操作基础入门章节请查阅:ESP32-C3入门教程
基础篇
①——基于VSCode构建
小康师兄
·
2025-01-25 10:40
ESP32-C3入门教程
物联网
esp32
WiFi配网
SoftAP
WiFi
[RHEL7
基础篇
-4] 用户和权限
[RHEL7
基础篇
-4]用户和权限简介用户和权限用户和组权限简介在RHEL7当中控制用户权限有DAC和ACL两种方式来控制文件或目录对于相应用户或组的权限,有的时候管理员为了系统安全往往会把root用户给藏起来
JoveZou
·
2025-01-25 09:05
#
RHEL7
基础篇
Red
Hat
Enterprise
Linux
linux
rhel
MySQL数据库入门到大蛇尚硅谷宋红康老师笔记
基础篇
part 5
第05章_排序与分页排序#第05章_排序与分页#1.排序#如果没有使用排序操作,默认情况下查询返回的数据是按照添加数据的顺序显示的。SELECT*FROMemployees;#1.1基本使用#使用ORDERBY对查询到的数据进行排序操作。#升序:ASC(ascend)#降序:DESC(descend)#练习:按照salary从高到低的顺序显示员工信息#使用ORDERBY对查询到数据排序操作SELE
E___V___E
·
2025-01-25 05:32
数据库
mysql
笔记
JAVA学习之路-
基础篇
一
目录DOS命令在哪编写?怎么打开DOS命令窗口?常见的DOS命令关于windows操作系统文件扩展名的设置关于Java的加载与执行Java的特性前言我们都是逐梦路上的追逐着者,不约而同的,我们在这相遇我们试着成长,试着接受,试着面对我们所缺的不是面对困难的勇气而是肯定每一个看似不起眼的进步看似别人轻蔑的言语都证明了我们还在追逐着漫漫长路慢慢走慢慢懂DOS命令在哪编写?怎么打开DOS命令窗口?在DO
小张认为的测试
·
2025-01-24 16:23
java最最基础
java
Verilog
呼吸灯项目实战指南
本文还有配套的精品资源,点击获取简介:本项目“breathLED.zip”详细介绍了利用
Verilog
硬件描述语言实现呼吸灯效果的完整流程。
酸甜草莓二侠
·
2025-01-24 04:51
嵌入式
基础篇
--了解和搭建开发环境
文章目录1.开发环境搭建2.LinuxC编程入门3.ARMV7和ARMV8架构4.ARM汇编5.BSP工程管理1.开发环境搭建1.虚拟机Vmware的安装:在PC主机下安装Linux系统,方便切换windows和Linux系统2.在虚拟机Vmware中安装Ubuntu操作系统:便于基于Linux系统的开发3.Ubuntu交叉编译工具链安装4.SourceInsight安装:用于在Windows下代
雯宝
·
2025-01-24 01:26
microsoft
RK3568平台(
基础篇
)GKI开发方式
一.什么是GKIGKI:GenericKernelImage通用内核映像。Android13GMS和EDLA认证的一个难点是google强制要求要支持GKI。GKI通用内核映像,是google为了解决内核碎片化的问题,而设计的通过提供统一核心内核并将SoC和板级驱动从核心内核移至可加载模块中。核心内核为驱动模块提供了稳定的内核模块接口,模块驱动和核心内核可以独立进行更新。内核接口可以通过upstr
嵌入式_笔记
·
2025-01-23 22:02
瑞芯微
linux
[读书日志]8051软核处理器设计实战(基于FPGA)第六篇:8051软核处理器指令支持添加(
verilog
)
5.4为主体程序添加指令接下来我们来为主体程序添加指令。在开始之前,我们有必要先把目前的代码展示出来://`defineTYPE8052moduler8051(inputwireclk,inputwirerst,inputwirecpu_en,inputwirecpu_restart,outputregrom_en,outputreg[15:0]rom_addr,inputwire[7:0]rom
JoneMaster
·
2025-01-23 08:27
JM读书日志系列
fpga开发
FPGA USB2.0串口通信项目设计与实现
本文还有配套的精品资源,点击获取简介:本项目主要围绕FPGA(Field-ProgrammableGateArray)和
Verilog
语言,实现USB(通用串行总线)2.0标准的串口通信功能。
瞬泉
·
2025-01-23 01:55
FPGA开发中的团队协作:构建高效协同的关键路径
一、团队成员角色与职责FPGA工程师核心设计:负责FPGA的逻辑设计与代码实现,依据项目需求,运用硬件描述语言(如
Verilog
或VHDL)完成模块功能编写。
whik1194
·
2025-01-22 22:03
fpga开发
Java多线程与高并发专题——
基础篇
1
基础概览进程与线程什么是进程?进程是指运行中的程序。比如我们使用聊天软件,浏览器,需要启动这个程序,操作系统会给这个程序分配一定的资源。什么线程?线程是CPU调度的基本单位,每个线程执行的都是某一个进程的代码的某个片段。进程是系统进行资源分配和调度的基本单位,线程则是进程的一个执行路径,一个进程中至少有一个线程,进程中的多个线程共享进程的资源。在Java中,当我们启动main函数时其实就启动了一个
黄雪超
·
2025-01-22 10:24
大数据面试
java
开发语言
并发编程
深度学习理论基础(七)Transformer编码器和解码器
学习目录:深度学习理论基础(一)Python及Torch
基础篇
深度学习理论基础(二)深度神经网络DNN深度学习理论基础(三)封装数据集及手写数字识别深度学习理论基础(四)Parser命令行参数模块深度学习理论基础
小仇学长
·
2025-01-22 01:48
深度学习
深度学习
transformer
人工智能
编码器
解码器
100天精通Python(
基础篇
)——第19天:异常类型大全、异常处理介绍
目录1.异常的概念2.异常类型1)Python内置异常2)requests爬虫模块内置异常类3)自定义异常2.捕获异常1)简单的捕获异常语法2)错误类型捕获3)异常捕获完整语法3.异常的传递4.抛出raise异常1)应用场景2)抛出异常1.异常的概念程序在运行时,如果Python解释器遇到到一个错误,会停止程序的执行,并且提示一些错误信息,这就是异常程序停止执行并且提示错误信息这个动作,我们通常称
袁袁袁袁满
·
2025-01-21 19:54
100天精通Python
python
开发语言
后端
mce异常
C语言程序设计基础(例题(请看注释)03
一,
基础篇
案例1—1《点到直线的距离》已知直线L的方程是Ax+By+C=0,点P的坐标是(x,y),求点P到直线L的距离。
24白菜头
·
2025-01-21 17:38
c语言
开发语言
后端程序员
基础篇
(一) JAVA基础
在以往的博客中,大部分讲解的是框架的基础框架和功能模块,对于想要从事Web开发的同学来说,框架和各个功能模块固然非常重要,但这些都是建立在你有深厚的基础之上的,一开始学习的重点应该放在基础上面,在有了深厚的地基之后,学习框架和各个功能模块再之后的微服务等各个架构才能举一反三,学习得更加透彻接下来以我的逻辑来简要说明一下Web应用的开发人员的学习之路,算是帮助目前还比较迷茫的同学。Java基础,Sq
菜鸡来咯
·
2025-01-21 05:50
java
MySQL
基础篇
文章目录MySQL
基础篇
1.数据库概述1.1.表、记录、字段1.2.表的关联关系1.2.1.一对一关联(one-to-one)1.2.2.一对多关联(ont-to-many)1.2.3.多对多关联(mant-to-many
睫毛进眼睛了!
·
2025-01-21 00:25
SQL
mysql
自己动手写CPU - 1
电脑,手机,单片机,都有一个核心部件:CPU.今天开始学
verilog
,就尝试一下动手写一个可以工作的CPU.目标就是可以计算从1加到10等于几?
qq85058522
·
2025-01-20 19:47
自己动手写CPU
fpga开发
【C++算法笔记】最
基础篇
------高精度算法
个人笔记:只提供学习代码和其步骤思路,仅供参考学习,已提前在相关编译器中提前运行并保证代码运行。为什么要用高精度算法:longlong的存储大小为9*10^19,即超过20位的数字将无法使用基本数据类型存储和计算,所以我们要使用其他方法存储设计。涉及基础知识:基本输入输出,字符串及数组的基本运用基础步骤:1.对字符串s1,s2进行承接2.将a1与a2相加的和存入a33.从左向右进位并出现逆序#in
孙小健的资料站
·
2025-01-20 18:31
算法学习笔记
c++
算法
笔记
【自用】
Verilog
笔记
一、语法1、模块moduletest(A,B,C,D,F1,F2);//test为模块名inputA,B,C,D;//输入端口,默认为wire类型信号,一般都是wireoutputF1,F2;//输出端口,默认wirewireF1;//连线reg[2:0]F2;//3bit寄存器endmodulemoduletop_module(inputa,inputb,outputout);//模块实例化语法
QCCX_bY
·
2025-01-20 18:01
笔记
2024最新版JavaScript逆向爬虫教程-------
基础篇
之JavaScript混淆原理
目录一、常量的混淆原理1.1对象属性的两种访问方式1.2十六进制字符串1.3Unicode字符串1.4字符串的ASCII码混淆1.5字符串常量加密1.6数值常量加密二、增加JS逆向者的工作量2.1数组混淆2.2数组乱序2.3花指令2.4jsfuck三、代码执行流程的防护原理3.1流程平坦化3.2逗号表达式混淆四、其他代码防护方案4.1eval加密4.2内存爆破4.3检测代码是否格式化一、常量的混淆
Amo Xiang
·
2025-01-20 11:50
JS逆向
爬虫
开发语言
js逆向
5.0在python中是一个整数常量_python学习之路,
基础篇
-变量和常量
python语言基础1、常量和变量1.1、常量常量是内存中用于保存固定值的单元,在程序中常量的值不能发生改变;python并没有命名常量,也就是说不能像C语言那样给常量起一个名字。python常量包括:数字、字符串、布尔值、空值;1.1.1数字python包括:整数、长整数、浮点数、复数,4种类型的数字;1>整数:表示不包含小数点的实数,在32位计算机上,标准整数的取值范围为-231~231-1,
weixin_39553753
·
2025-01-19 20:28
IoTDB 入门教程
基础篇
⑤——数据模型和基础概念
文章目录一、前文二、数据模型2.1关系型数据库MySQL。2.2时序数据库TDengine2.3时序数据库InfluxDB2.4时序数据库IoTDB(本专栏的正主)三、基础概念3.1数据库(Database)3.2设备模板(元数据模板)3.3设备(实体)3.4物理量(字段)四、数据类型参考一、前文IoTDB入门教程——导读本文主要讲述IoTDB的数据模型和基础概念。不同的数据库都有不同侧重,IoT
小康师兄
·
2025-01-18 14:58
Apache
IoTDB
入门教程
IoTDB
物联网
数据模型
数据库
时序数据库
人工智能英语学习笔记
基础篇
单词mythologyn.ancientmythsingeneral;ideasthatmanypeoplethinkaretruebutthatdonotexistorarefalse神话Examples
「已注销」
·
2025-01-18 12:14
[Mac + Icarus
Verilog
+ gtkwave] Mac运行
Verilog
及查看波形图
目录1.MAC安装环境1.1Icarus
Verilog
编译1.2gtkwave查看波形2.安装遇到的问题2.1macOScannotverifythatthisappisfreefrommalware2.2gtkwave-binisnotcompatiblewithmacOS14orlater3
Xminyang
·
2025-01-18 05:52
Mac
VerilogHDL
macos
verilog
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他