- 嵌入式工程师必学(77):如何用Cadence17.4画一张PCB原理图
芯片-嵌入式
schemetic
一个设计PCBSchematic的实操例子,这个例子是基于pspice的。pspice是集成到Cadence的一个电路仿真工具,虽然说Multisim也很好用,但是cadence作为国内市场占有率最高,国内大多数公司都在用Cadence,学习使用Pspice进行电路仿真是非常有必要的。第一步:新建一个project:第二步:在做任何事情之前,先设置一下pagesize大小:按住ctrl+PgDn/
- cadence 打开原理图文件
越努力越幸运1314
硬件
1、cadence打开原理图https://jingyan.baidu.com/article/ed15cb1b3ce6d85be2698161.html答:找到项目文件(.OPJ);右键打开;在弹出的CadenceProductChoices弹窗中,选择OrCADCaptureCIS;选择OK
- Cadence/Allegro学习笔记
殊途。
其他
Cadence操作笔记一、快捷键命令**作用Esc结束走线等操作I放大O缩小C以光标所指为新的窗口显示中心W画线On/OffP快速放置元件H元件标号左右翻转V元件标号上下翻转R元件旋转90°N放置网络标号J放置节点On/OffF放置电源G放置地Y画多边形T放置TEXTB放置总线On/OffE放置总线端口T放置TEXTCtrl+PageUp左移一个窗口Ctrl+PageDn右移一个窗口PageUp上
- Cadence Allegro使用笔记
春风沂水丶
使用Cadence画原理图与PCB笔记学习单片机嵌入式硬件
自带原理图库的地址:"安装目录"\SPB_17.4\tools\capture\library自带封装库的地址:"安装目录"\SPB_17.4\share\pcb\pcb_lib\symbols常用的库:CAPSYM.OLB存放电源,地,输入输出口,标题栏等;CONNECTOR.OLB存放连接器,如HEADER,CON,AT62,RCA,JACK,等;DISCRETE.OLB存放常用的电子元件,如
- Cadence Allegro 学习框架
LIX_TR
Cadence学习记录笔记经验分享
CH1——封装库的管理制作焊盘:常规贴片、异性表贴、通孔焊盘制作封装:手工创建和自动创建表贴、插件、BGA等CH2——相关数据的导入导入结构图生成板框和布线区域网表的输出导入后台元器件的放置CH3——布局常用命令及设计熟悉布局的常用命令:Group、Move、对齐、替代封装、查询、测量、模块复用等Room的使用、设置布局环境、显示隐藏飞线、交互布局、输出封装库、更新焊盘封装等CH4——PCB阻抗与
- Cadence Allegro学习笔记【原理图篇】
honey ball
学习单片机嵌入式硬件人工智能算法
点击下图中的按钮可以打开3D预览模式按住shift和按鼠标中间可以旋转,单独按鼠标中间可以平移动cadence元器件属性摆放横竖模式切换:双击元器件后进入属性对话框,系统默认是横排显示,鼠标选中左侧框上面右击,出现如下对话框选择Pivot之后就变成了竖排,Crtl+鼠标滚轮可以对界面进行放大缩小完整工程的创建:工程文件.opj原理图文件.dsnPCB文件.brd元件库文件.olb有个小BUG,打开
- Cadence Allegro 学习笔记(已完成,笔记待补充)
LIX_TR
Cadence学习记录笔记
一、利用OrCAD绘制原理图二、PCB库部分(利用PadstackEditor制作焊盘+PCBEditor制作封装)三、PCBEditor操作的基本设置四、PCB布局部分整版Fanout(扇出----指引出一小段短线、打孔、绘制铜皮的操作)五、PCB布线部分六、PCB输出文件部分
- EENG 34050/EENG VLSI Design
nicename5
开发语言
VLSIDesignEENG34050/EENGM40501Preamble1.1IntendedLearningObjectives&OutcomesLearningObjectives·TointroducetheusertotheCadencedesignenvironmentandtheVirtuosotoolset·Tointroducedigitalfull-customdesignp
- 【原理图PCB专题】Allegro报封装Name is too long
阳光宅男@李光熠
原理图与PCB专题硬件经验分享
在安装完成Cadence17.4版本后,在首次导入网表时发现PCB报了一些错误,就是名称太长#1ERROR(SPMHNI-189):Nameistoolong…ERROR(SPMHNI-189):Problemswiththenameofdevice‘MT48LC2M32B2B5-6_SDRAMTSOP86_MT48LC2M32B2B5-6’:‘Nameistoolong.’.报错类型:DRC报错
- 【原理图PCB专题】Cadence17.4版本新增加的Cutout和Design_Outline层有什么用?
阳光宅男@李光熠
原理图与PCB专题嵌入式硬件
在Cadence17.4版本中我们发现在BoardGeometry下面多出了Cutout和Design_Outline两层,其实这两层在高版本的软件中都做为板框使用。如下所示在输出光绘时,如果没有将Cutout和Desing_Outline两层加入,还是使用16版本的Outline来定义板框的话,在出光绘时会提示:WARNIGN...DESIGN_OUTLINEandCUTOUTarethepre
- 【原理图PCB专题】Cadence17.4 PCB位号重排与反标
阳光宅男@李光熠
原理图与PCB专题嵌入式硬件
在文章:【原理图专题】Cadence16.6如何把PCB元件位号重排并反标到原理图中我们讲到了Cadence16.6版本对原理图进行反标的操作。对于反标之前我们是通过如下所示的绘制流程来讲的,一般在首板或是大改板操作器件里有很多不同的很大的位号,这时我们可以通过Backannotate功能对PCB上的器件位号进行有规律的重排,然后导出对应的变更点到原理图中更新位号。这样操作的方式不仅方便焊接时的查
- cadence17.2打开低版本工程或封装的方法。
weixin_40333655
嵌入式开发
转载自allegrocadence17.2批量更新旧版文件AllegroPCBDesigner17.2如何打开旧版本.brd文件我使用下面的方法,Dbdoctorcheck后提示failed。原因是我未将cadence的路径添加到系统环境变量下。如图添加之后,使用Dbdoctor就好了。最近在学Allegro画板子,用的是于博士的视频,视频配套的软件是15.6版本,我电脑装的是吴川斌老师Caden
- Cadence应用映射网络驱动中的元件绘制PCB,导入网表时的一些错误及解决方法
qq_41752861
AllegroCadenceNetlist硬件工程
本人是cadence软件初学者,使用软件版本为17.2-2016,且使用的元件库在映射网络驱动器中,在导入网表的时遇到了一些问题,在此做些记录,希望能够帮助到和我遇到同样问题的小伙伴们。问题一:导入网表时,只有warning:“***notfoundinPSMPATHormustbe‘dbdoctor’ed.”,没有报错,如下:但在PCB放置元件时出现了报错:“cannotloadsymbol**
- Cadence Allegro 17.4 PCB DB Doctor使用
issta
Cadencewindows
CadenceAllegro17.4PCBDBDoctor使用打开老版本的pad文件时,提示:使用DBDoctor解决此问题1:打开软件2:打开后的界面3:选择原始文件和输出文件4:路径及名称设置完毕:5:点击Check按钮,完成转换6:使用转换后的文件完成您的设计即可,Enjoy~
- Cadence 17.4系列中,通过Padstack Editer创建焊盘后,PCB Designer无法识别的问题
haputa�
Cadence
我们通过PadstackEditer创建后,会把焊盘安放在自己指定的目录中,以便下次使用,这样就会产生一个问题,在PCBDesigner的Path中没有更新该焊盘所在的路径,导致Layout->pin后,在Option的Padstack中找不到自己创建的焊盘。那么,我们需要手动去添加Path,以使软件检测到该焊盘的位置。具体如下:在这里把自己创建的Pad路径添加进来即可。关联错误提示:(SPMHA
- Design of a CMOS Comparator with Hysteresis in Cadence
家琛的水笔
Therearemanytypesofcomparators,inthisexampleacomparatorwithhysteresisisanalyzedandsimulated.image.pngWhatisthefunctionofhysteresisinacomparator?Byusingthethresholdwecanreducetheglitchesontheoutputcaus
- ncverilog仿真的基础脚本
罐头说
NCSimNC-SIM为Cadence公司之VHDL与Verilog混合模拟的模拟器(simulator),可以帮助IC设计者验证及模拟其所用VHDL与Verilog混合计设的IC功能.NC-Verilog为Cadence公司之Verilog硬体描述语言模拟器(simulator),可以帮助IC设计者验证及模拟所设计IC的功能.使用NC-Verilog软体,使用者必须使用Verilog硬体描述语言
- Cadence Allegro PCB设计88问解析(二十三) 之 Allegro中设置禁止走线打孔区域(添加Route keepout和Via keepout)
刘小同学
信号完整性CadenceAllegroPCB设计网络PCB设计CadenceAllegro信号完整性pcb工艺
一个学习信号完整性仿真的layout工程师RouteKeepout和ViaKeepout是在PCB设计中经常遇到的两个概念,也就是禁止布线和打孔。一般我们在一些高速信号的连接器的焊盘下面会挖空,为了控制阻抗来参考第三层,这时就会在新建封装添加RouteKeepout或者ViaKeepout,焊盘的次表层就会自动避让铜皮。或者在设计网口的时候,为了避免一些EMC和信号干扰,也会在网口芯片下面挖空,这
- allegro设置禁止铺铜区的方法
宁静致远2021
Allegro硬件
allegro设置禁止铺铜区的方法CadenceAllegro16.6关于shape分割的一种方法Allegro铺铜设置使用ShapeKeepout设置禁止铺铜区。操作方法是Setup-Areas-ShapeKeepout,这样只是设置了禁止铺铜区,但是还可以在此区域布线和打过孔等等操作。CadenceAllegro16.6关于shape分割的一种方法原文链接:https://blog.csdn.
- Allegro中设置让Route Keepout(禁止布线区)允许布线或打过孔的方法
宁静致远2021
Allegro嵌入式硬件cadence
Allegro中设置让RouteKeepout(禁止布线区)允许布线或打过孔的方法Chapter1Allegro中设置让RouteKeepout(禁止布线区)允许布线或打过孔的方法一、前言二、设置方法Chapter2CadenceAllegroPCB设计88问解析(二十三)之Allegro中设置禁止走线打孔区域(添加Routekeepout和Viakeepout)Chapter3【Allegro技
- cadence allegro原理图DRC,生成网表与导入PCB
师范大学生
cadenceallegroPCBlayoutpcb设计制作
前言 allegro的原理图设计和PCB设计用的是两款软件。而连接两款软件的桥梁是一种叫网表(netlist)的东西。网表记录了原理图中所以的元器件,元器件封装以及网络连接。原理图规则检查(DRC) 在生成网表之前肯定需要一个完全正确无误的原理图,因此先对原理图进行规则检查。 回到原理图根目录界面,选中原理图文件 点击Tools->Designrulecheck,弹出以下窗口: 这里的规
- PDK 编程计划
yesoili
CadencePDK编程ADSPDKPCELL
PDK编程计划序号PDK项目是否完成1复刻SANIP2D2M项目(ADSPDK)完成2复刻WINIPD3M11项目(ADSPDK)完成3复刻WINHBT项目(ADSPDK)running4编写cadence端PDK+DRC待定5复刻WIN模型网表running6批量画版图工具链和菜单栏PDK_CDLrunning业余做一些技术复现,提升技术储备,需要一些MMIC设计师反馈做设计,以及需要一些模型工
- Cadence学习笔记-第一章-基本设置
郑心怡呀
模拟电路cadence
发现了一个版权不详的学习笔记,基于Cadence51的,看了一点发现写的很好,也适合初学者,所以打算学习一下,结合已有的开发环境和工程文件。今天开始第一章。1.1启动前的准备保证软件已经安装,并且可授权使用在shell中设置了正确的环境变量shell不知道是啥,看了看其他同学的解释,蛮清楚的。设置环境变量是程序正常运行必须的,更加具体的,就先放一放。(因为不懂1.1.1启动配置文件:.cdsini
- pcb笔记(二):cadence orcad自动修改Title Block 标题栏的页面序号以及页面总数
小白一枚Y
PCB笔记pcb工艺
cadenceOrcad自动修改TitleBlock标题栏的页面序号以及页面总数前言本文主要讲述如何自动修改TitleBlock的页面序号和页面总数,在学会这自动修改之前都是手动修改或者批量修改,一旦原理图页数够多,可想而知工作量有多大,耗费时间,在批量修改时,怀疑人生啊,不禁想能不能一键修改啊,但是在网上搜到的大多都是批量修改,虽然批量修改的方法不一样,但是都是要一个个的改,好麻烦,然后就自己摸
- 一、cadence PDK 自学笔记-心法
yesoili
CadencePDK编程笔记PDK
我这边ADS/CadencePDK基本大部分都是自学完成的。当然也非常感谢我的前同事周**的帮忙,教了我很多基础的。另外也感谢我现在同事,李**和程*的帮忙,学习了很多cad的视角。其实对于自学写PDK的小伙伴,一般都要如何学习呢?我总结了我几次完成的学习流程:(以cadencePDK为例)首先,自学最重要的是一个成就感的搭建,所以需要先确定以PCell为起点去编写结构。并且,需要了解一下,pdk
- cadence SPB17.4 - allegro - CAM350_V10.7CN 引入槽孔(.rou)文件报错问题的优雅解决思路
宁静致远2021
Allegrocadence嵌入式硬件
cadenceSPB17.4-allegro-CAM350_V10.7CN引入槽孔(.rou)文件报错问题的优雅解决思路Chapter1cadenceSPB17.4-allegro-CAM350_V10.7CN引入槽孔(.rou)文件报错问题的优雅解决思路概述现在用自己的思路去解决CAM350V10.7CN载入SPB17.4产生的槽孔文件出错的问题打开CAM14.6新建一个空工程引入实验目录的ge
- Cadence教程(嘉立创封装导入到orcad)
weixin_51686526
嵌入式硬件
目录1.背景2.物料确定3.下载封装并从ad导出合适封装3.创建新cadence文件并导入4.导入ad文件5.修改dra和pad文件(选做)6.保存并修改orcad1.背景听业内人士说Cadence在制作高端PCB的设计领域有举足轻重的地位,那就学学吧。说实话还开始还是很不适应吧,不过转型总是困难的嘛。其中封装着实是个头疼的问题。网上的教程也是零零散散的,最后还是渐渐搞定了,这里我就面向小白写一篇
- [cadence]Allegro STEP-3D模型导入、匹配、导出的方法及注意事项
LuDvei
cadence嵌入式硬件
AllegroSTEP-3D模型导入、匹配、导出的方法及注意事项STEP模型导入可以在贸泽或者其他官网上下载做好的3D模型,或者用3D建模软件自己做。2.下载方法.3.导入,如果Avaliable里面没有和symbols对应的文件,说明没有对应的3D模型,这时候需要在你的step路径下创建于.dra封装文件相同名称的.step文件4.step文件保存路径,没有的话自己创建见一个,注意不要出现中文名
- 一款国内研发的PCB设计软件-立创EDA
想啥做啥
我们先来看下官方的一些样板工程和原理图PCB布好线的效果3D预览效果原理图简单的聊聊PCB设计软件:像当前免费的PCB设计软件还有KiCAD、DesignSpark(发烧友网)也是不错的,当然我们绝大部分人在学校接触最多的要属AltiumDesigner(前身是Protel),大公司用的比较多的Cadence(Alligro),Pads(powerpcb),其他的还有cadsofteagle等,另
- allegro PCB设计心得笔记(二) PCB板框设计心得
weixin_43244476
CadenceAllegro笔记
CadenceAllegro软件设计PCB板框时,使用Add->line,在Option选择BoardGeometry/Outline,根据PCB需要输入对应坐标,设计好板框。使用Z-Copy命令设计RouteKeepin和PackageKeepin时,需要先使用使用Shape->ComposeShape将Outline层的line先合并成一个shape。使用ComposeShape命令时,一定要
- jvm调优总结(从基本概念 到 深度优化)
oloz
javajvmjdk虚拟机应用服务器
JVM参数详解:http://www.cnblogs.com/redcreen/archive/2011/05/04/2037057.html
Java虚拟机中,数据类型可以分为两类:基本类型和引用类型。基本类型的变量保存原始值,即:他代表的值就是数值本身;而引用类型的变量保存引用值。“引用值”代表了某个对象的引用,而不是对象本身,对象本身存放在这个引用值所表示的地址的位置。
- 【Scala十六】Scala核心十:柯里化函数
bit1129
scala
本篇文章重点说明什么是函数柯里化,这个语法现象的背后动机是什么,有什么样的应用场景,以及与部分应用函数(Partial Applied Function)之间的联系 1. 什么是柯里化函数
A way to write functions with multiple parameter lists. For instance
def f(x: Int)(y: Int) is a
- HashMap
dalan_123
java
HashMap在java中对很多人来说都是熟的;基于hash表的map接口的非同步实现。允许使用null和null键;同时不能保证元素的顺序;也就是从来都不保证其中的元素的顺序恒久不变。
1、数据结构
在java中,最基本的数据结构无外乎:数组 和 引用(指针),所有的数据结构都可以用这两个来构造,HashMap也不例外,归根到底HashMap就是一个链表散列的数据
- Java Swing如何实时刷新JTextArea,以显示刚才加append的内容
周凡杨
java更新swingJTextArea
在代码中执行完textArea.append("message")后,如果你想让这个更新立刻显示在界面上而不是等swing的主线程返回后刷新,我们一般会在该语句后调用textArea.invalidate()和textArea.repaint()。
问题是这个方法并不能有任何效果,textArea的内容没有任何变化,这或许是swing的一个bug,有一个笨拙的办法可以实现
- servlet或struts的Action处理ajax请求
g21121
servlet
其实处理ajax的请求非常简单,直接看代码就行了:
//如果用的是struts
//HttpServletResponse response = ServletActionContext.getResponse();
// 设置输出为文字流
response.setContentType("text/plain");
// 设置字符集
res
- FineReport的公式编辑框的语法简介
老A不折腾
finereport公式总结
FINEREPORT用到公式的地方非常多,单元格(以=开头的便被解析为公式),条件显示,数据字典,报表填报属性值定义,图表标题,轴定义,页眉页脚,甚至单元格的其他属性中的鼠标悬浮提示内容都可以写公式。
简单的说下自己感觉的公式要注意的几个地方:
1.if语句语法刚接触感觉比较奇怪,if(条件式子,值1,值2),if可以嵌套,if(条件式子1,值1,if(条件式子2,值2,值3)
- linux mysql 数据库乱码的解决办法
墙头上一根草
linuxmysql数据库乱码
linux 上mysql数据库区分大小写的配置
lower_case_table_names=1 1-不区分大小写 0-区分大小写
修改/etc/my.cnf 具体的修改内容如下:
[client]
default-character-set=utf8
[mysqld]
datadir=/var/lib/mysql
socket=/va
- 我的spring学习笔记6-ApplicationContext实例化的参数兼容思想
aijuans
Spring 3
ApplicationContext能读取多个Bean定义文件,方法是:
ApplicationContext appContext = new ClassPathXmlApplicationContext(
new String[]{“bean-config1.xml”,“bean-config2.xml”,“bean-config3.xml”,“bean-config4.xml
- mysql 基准测试之sysbench
annan211
基准测试mysql基准测试MySQL测试sysbench
1 执行如下命令,安装sysbench-0.5:
tar xzvf sysbench-0.5.tar.gz
cd sysbench-0.5
chmod +x autogen.sh
./autogen.sh
./configure --with-mysql --with-mysql-includes=/usr/local/mysql
- sql的复杂查询使用案列与技巧
百合不是茶
oraclesql函数数据分页合并查询
本片博客使用的数据库表是oracle中的scott用户表;
------------------- 自然连接查询
查询 smith 的上司(两种方法)
&
- 深入学习Thread类
bijian1013
javathread多线程java多线程
一. 线程的名字
下面来看一下Thread类的name属性,它的类型是String。它其实就是线程的名字。在Thread类中,有String getName()和void setName(String)两个方法用来设置和获取这个属性的值。
同时,Thr
- JSON串转换成Map以及如何转换到对应的数据类型
bijian1013
javafastjsonnet.sf.json
在实际开发中,难免会碰到JSON串转换成Map的情况,下面来看看这方面的实例。另外,由于fastjson只支持JDK1.5及以上版本,因此在JDK1.4的项目中可以采用net.sf.json来处理。
一.fastjson实例
JsonUtil.java
package com.study;
impor
- 【RPC框架HttpInvoker一】HttpInvoker:Spring自带RPC框架
bit1129
spring
HttpInvoker是Spring原生的RPC调用框架,HttpInvoker同Burlap和Hessian一样,提供了一致的服务Exporter以及客户端的服务代理工厂Bean,这篇文章主要是复制粘贴了Hessian与Spring集成一文,【RPC框架Hessian四】Hessian与Spring集成
在
【RPC框架Hessian二】Hessian 对象序列化和反序列化一文中
- 【Mahout二】基于Mahout CBayes算法的20newsgroup的脚本分析
bit1129
Mahout
#!/bin/bash
#
# Licensed to the Apache Software Foundation (ASF) under one or more
# contributor license agreements. See the NOTICE file distributed with
# this work for additional information re
- nginx三种获取用户真实ip的方法
ronin47
随着nginx的迅速崛起,越来越多公司将apache更换成nginx. 同时也越来越多人使用nginx作为负载均衡, 并且代理前面可能还加上了CDN加速,但是随之也遇到一个问题:nginx如何获取用户的真实IP地址,如果后端是apache,请跳转到<apache获取用户真实IP地址>,如果是后端真实服务器是nginx,那么继续往下看。
实例环境: 用户IP 120.22.11.11
- java-判断二叉树是不是平衡
bylijinnan
java
参考了
http://zhedahht.blog.163.com/blog/static/25411174201142733927831/
但是用java来实现有一个问题。
由于Java无法像C那样“传递参数的地址,函数返回时能得到参数的值”,唯有新建一个辅助类:AuxClass
import ljn.help.*;
public class BalancedBTree {
- BeanUtils.copyProperties VS PropertyUtils.copyProperties
诸葛不亮
PropertyUtilsBeanUtils
BeanUtils.copyProperties VS PropertyUtils.copyProperties
作为两个bean属性copy的工具类,他们被广泛使用,同时也很容易误用,给人造成困然;比如:昨天发现同事在使用BeanUtils.copyProperties copy有integer类型属性的bean时,没有考虑到会将null转换为0,而后面的业
- [金融与信息安全]最简单的数据结构最安全
comsci
数据结构
现在最流行的数据库的数据存储文件都具有复杂的文件头格式,用操作系统的记事本软件是无法正常浏览的,这样的情况会有什么问题呢?
从信息安全的角度来看,如果我们数据库系统仅仅把这种格式的数据文件做异地备份,如果相同版本的所有数据库管理系统都同时被攻击,那么
- vi区段删除
Cwind
linuxvi区段删除
区段删除是编辑和分析一些冗长的配置文件或日志文件时比较常用的操作。简记下vi区段删除要点备忘。
vi概述
引文中并未将末行模式单独列为一种模式。单不单列并不重要,能区分命令模式与末行模式即可。
vi区段删除步骤:
1. 在末行模式下使用:set nu显示行号
非必须,随光标移动vi右下角也会显示行号,能够正确找到并记录删除开始行
- 清除tomcat缓存的方法总结
dashuaifu
tomcat缓存
用tomcat容器,大家可能会发现这样的问题,修改jsp文件后,但用IE打开 依然是以前的Jsp的页面。
出现这种现象的原因主要是tomcat缓存的原因。
解决办法如下:
在jsp文件头加上
<meta http-equiv="Expires" content="0"> <meta http-equiv="kiben&qu
- 不要盲目的在项目中使用LESS CSS
dcj3sjt126com
Webless
如果你还不知道LESS CSS是什么东西,可以看一下这篇文章,是我一朋友写给新人看的《CSS——LESS》
不可否认,LESS CSS是个强大的工具,它弥补了css没有变量、无法运算等一些“先天缺陷”,但它似乎给我一种错觉,就是为了功能而实现功能。
比如它的引用功能
?
.rounded_corners{
- [入门]更上一层楼
dcj3sjt126com
PHPyii2
更上一层楼
通篇阅读完整个“入门”部分,你就完成了一个完整 Yii 应用的创建。在此过程中你学到了如何实现一些常用功能,例如通过 HTML 表单从用户那获取数据,从数据库中获取数据并以分页形式显示。你还学到了如何通过 Gii 去自动生成代码。使用 Gii 生成代码把 Web 开发中多数繁杂的过程转化为仅仅填写几个表单就行。
本章将介绍一些有助于更好使用 Yii 的资源:
- Apache HttpClient使用详解
eksliang
httpclienthttp协议
Http协议的重要性相信不用我多说了,HttpClient相比传统JDK自带的URLConnection,增加了易用性和灵活性(具体区别,日后我们再讨论),它不仅是客户端发送Http请求变得容易,而且也方便了开发人员测试接口(基于Http协议的),即提高了开发的效率,也方便提高代码的健壮性。因此熟练掌握HttpClient是很重要的必修内容,掌握HttpClient后,相信对于Http协议的了解会
- zxing二维码扫描功能
gundumw100
androidzxing
经常要用到二维码扫描功能
现给出示例代码
import com.google.zxing.WriterException;
import com.zxing.activity.CaptureActivity;
import com.zxing.encoding.EncodingHandler;
import android.app.Activity;
import an
- 纯HTML+CSS带说明的黄色导航菜单
ini
htmlWebhtml5csshovertree
HoverTree带说明的CSS菜单:纯HTML+CSS结构链接带说明的黄色导航
在线体验效果:http://hovertree.com/texiao/css/1.htm代码如下,保存到HTML文件可以看到效果:
<!DOCTYPE html >
<html >
<head>
<title>HoverTree
- fastjson初始化对性能的影响
kane_xie
fastjson序列化
之前在项目中序列化是用thrift,性能一般,而且需要用编译器生成新的类,在序列化和反序列化的时候感觉很繁琐,因此想转到json阵营。对比了jackson,gson等框架之后,决定用fastjson,为什么呢,因为看名字感觉很快。。。
网上的说法:
fastjson 是一个性能很好的 Java 语言实现的 JSON 解析器和生成器,来自阿里巴巴的工程师开发。
- 基于Mybatis封装的增删改查实现通用自动化sql
mengqingyu
DAO
1.基于map或javaBean的增删改查可实现不写dao接口和实现类以及xml,有效的提高开发速度。
2.支持自定义注解包括主键生成、列重复验证、列名、表名等
3.支持批量插入、批量更新、批量删除
<bean id="dynamicSqlSessionTemplate" class="com.mqy.mybatis.support.Dynamic
- js控制input输入框的方法封装(数字,中文,字母,浮点数等)
qifeifei
javascript js
在项目开发的时候,经常有一些输入框,控制输入的格式,而不是等输入好了再去检查格式,格式错了就报错,体验不好。 /** 数字,中文,字母,浮点数(+/-/.) 类型输入限制,只要在input标签上加上 jInput="number,chinese,alphabet,floating" 备注:floating属性只能单独用*/
funct
- java 计时器应用
tangqi609567707
javatimer
mport java.util.TimerTask; import java.util.Calendar; public class MyTask extends TimerTask { private static final int
- erlang输出调用栈信息
wudixiaotie
erlang
在erlang otp的开发中,如果调用第三方的应用,会有有些错误会不打印栈信息,因为有可能第三方应用会catch然后输出自己的错误信息,所以对排查bug有很大的阻碍,这样就要求我们自己打印调用的栈信息。用这个函数:erlang:process_display (self (), backtrace).需要注意这个函数只会输出到标准错误输出。
也可以用这个函数:erlang:get_s