对于Lattice FPGA/CPLD XO2编程,“Flash erase, program, verify, secure”和“Flash erase, program, verify, secu

向博主本人提问FPGA相关问题

对于Lattice FPGA/CPLD XO2编程,“Flash erase, program, verify, secure”和“Flash erase, program, verify, secu_第1张图片

 

对于XO2编程,“Flash erase, program, verify, secure”和“Flash erase, program, verify, secure plus”有什么区别?

 

 

二者区别如下:

  • “FLASH Erase, Program, Verify, Secure”按以下步骤工作。

    1. 擦除FLASH
    2. 编程FLASH
    3. 验证FLASH
    4. 通过编程安全位来保护设备。此操作将确保CFG Flash部分的安全。例如,不能回读CFG数据。如果尝试读取FLASH,读回的JEDEC文件将包含全部1代替CFG数据(即无效的CFG数据),而UFM数据将包含有效数据。
  • “FLASH Erase, Program, Verify, Secure Plus”按以下步骤工作。

    1. 擦除闪光灯
    2. 编程闪光灯
    3. 验证闪光灯
    4. 通过编程安全位和安全加密位来保护UFM和器件。此操作将保护CFG和UFM扇区。例如,不能回读CFG和UFM数据。如果尝试读取FLASH,则读回的JEDEC文件将包含全部1来代替CFG和UFM数据(即无效的CFG和UFM数据)。注意:SECURITY和SECURITY PLUS命令是互斥的。

对于Lattice FPGA/CPLD XO2编程,“Flash erase, program, verify, secure”和“Flash erase, program, verify, secure plus”有什么区别?

你可能感兴趣的:(FPGA,LATTICE)